串行通訊接口的VLSI設(shè)計(jì)與研究.pdf_第1頁(yè)
已閱讀1頁(yè),還剩78頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、在VLSI設(shè)計(jì)中,具有標(biāo)準(zhǔn)接口的IP核設(shè)計(jì)和復(fù)用技術(shù)的得到廣泛認(rèn)可和深入發(fā)展.IP軟核的設(shè)計(jì)只需完成前端RTL級(jí)設(shè)計(jì),基于模塊化設(shè)計(jì)的IP在現(xiàn)代的超大規(guī)模集成電路設(shè)計(jì)中得以迅速的知識(shí)產(chǎn)權(quán)化、商品化和標(biāo)準(zhǔn)化.論文課題來(lái)源是"面向嵌入式應(yīng)用的DSP芯片的VLSI設(shè)計(jì)"大型項(xiàng)目的子課題"串行通訊接口模塊的設(shè)計(jì)與研究",作者在參入項(xiàng)目的過(guò)程中設(shè)計(jì)實(shí)現(xiàn)了同步串行通訊模塊SPI:Serial Peripheral Interface、異步串行通訊模

2、塊SCI:Serial Communications Interface、串行邊界掃描控制器JTAG:Joint Test Action Group Boundary Scan Module,并對(duì)功能模塊的整合、驗(yàn)證和應(yīng)用的方案進(jìn)行了研究和實(shí)踐.論文根據(jù)數(shù)字集成電路電路的設(shè)計(jì)方法,對(duì)串行通訊功能模塊SPI、SCI、JTAG控制器及中斷連接模塊PIE進(jìn)行層次化設(shè)計(jì)與驗(yàn)證:將功能模塊的設(shè)計(jì)分為協(xié)議定義部分和協(xié)議實(shí)現(xiàn)部分;協(xié)議實(shí)現(xiàn)部分由功能模

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論