版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、USB1.1是目前計算機(jī)與外部設(shè)備連接普遍采用的標(biāo)準(zhǔn)。與其它通信接口比較,USB接口的最大特點(diǎn)是易于使用,支持熱插拔,并且所有的配置過程都由系統(tǒng)自動完成,無需用戶干預(yù)。國外一些大公司前幾年已經(jīng)開發(fā)出來USB設(shè)備端控制器,國內(nèi)這方面的研究開發(fā)很少,大多是做USB設(shè)備的驅(qū)動,通用的硬件開發(fā)很少。USB串行接口引擎(SIE)是USB設(shè)備端控制器的關(guān)鍵部分,其主要功能用本地時鐘恢復(fù)來自主機(jī)數(shù)據(jù)和處理大部分USB1.1協(xié)議。 本文首先介紹
2、USB提出的背景,發(fā)展歷史和優(yōu)缺點(diǎn),接著闡述了USB的系統(tǒng)構(gòu)架,引出USB串行接口引擎的概念,分析了串行接口引擎需要滿足的協(xié)議。在此基礎(chǔ)上,重點(diǎn)分析了USB-SIE的功能,研究如何最合理地劃分各子模塊,完成各個子模塊的設(shè)計,特別針對USB串行接口引擎設(shè)計中的不同時鐘域的處理,CRC快速校驗的實現(xiàn)和協(xié)議包的辨認(rèn)這些設(shè)計和實現(xiàn)的難點(diǎn),作了詳細(xì)的分析,依據(jù)相關(guān)的理論和算法,結(jié)合設(shè)計的具體要求提出了合理解決方案,實現(xiàn)了USB-SIE的IP設(shè)計。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- USB_OTG_IP核中AMBA接口的設(shè)計與FPGA實現(xiàn).pdf
- 全速USB設(shè)備控制器接口IP核的設(shè)計與實現(xiàn).pdf
- 基于ULPI接口的USB IP核設(shè)計與驗證.pdf
- USB IP物理層接口驗證的研究與實現(xiàn).pdf
- usb2.0接口ip核的設(shè)計與開發(fā)
- 基于APB總線的同步串行接口IP設(shè)計與驗證.pdf
- USB接口引擎的軟核設(shè)計與FPGA兌現(xiàn).pdf
- 高速串行RapidIO接口的設(shè)計與實現(xiàn).pdf
- USB接口接收子模塊IP核的設(shè)計.pdf
- 串行通信接口IP軟核設(shè)計與驗證技術(shù)的研究.pdf
- USB接口加密設(shè)備的設(shè)計與實現(xiàn).pdf
- 通用串行總線(usb2.0)的ip核設(shè)計
- usb2.0設(shè)備接口ip核的設(shè)計
- 符合usb2.0規(guī)范的串行通信接口芯片設(shè)計
- 基于FPGA的USB設(shè)備接口IP CORE的設(shè)計.pdf
- 基于FPGA的串行RapidIO接口的設(shè)計與實現(xiàn).pdf
- usb2.0ip核中通用可編程接口及多總線接口gpmb的設(shè)計與實現(xiàn)
- USB-PC104接口的設(shè)計與實現(xiàn).pdf
- 基于fpgaasic的專用usb接口設(shè)計與實現(xiàn)
- usb2.0總線接口的設(shè)計與實現(xiàn)
評論
0/150
提交評論