基于FPGA的SATA主機端控制器的設(shè)計.pdf_第1頁
已閱讀1頁,還剩58頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、SATA(Serial Advanced Technology Attachment)是一種連接主機總線適配器和大容量存儲設(shè)備,例如硬盤、光驅(qū)的計算機外部總線接口。相比于并行ATA 接口,SATA接口采用一對差分線進行數(shù)據(jù)的傳送和接收,有效解決了串行數(shù)據(jù)傳輸過程中的干擾問題。在速度方面,SATA 1.0能實現(xiàn)150 MB/s的傳輸速度,SATA 2.0能實現(xiàn)300MB/S的傳輸速度,最新推出的SATA 3.0 標(biāo)準(zhǔn)更是能實現(xiàn)600 MB

2、/s的傳輸速度,大幅度提高了傳輸性能。另外,SATA接口支持熱插拔,提高了CRC對數(shù)據(jù),命令和狀態(tài)包錯誤檢查的能力,提高了接入的整體精確度。目前SATA應(yīng)用非常廣泛,但國內(nèi)主要是購買國外的集成芯片,并無自主研發(fā)的成果。
   給出了一個完整的SATA主機端控制器的設(shè)計。以Xilinx 公司的Virtex 4 系列FPGA 作為硬件開發(fā)平臺,采用Microblaze 軟核處理器處理數(shù)據(jù)讀寫和中斷命令,PLB 總線傳輸命令和數(shù)據(jù),B

3、lock RAM 作為存儲介質(zhì),通過SATA IP 核模塊與設(shè)備端進行數(shù)據(jù)的交互。根據(jù)SATA 協(xié)議,建立了各個層次結(jié)構(gòu),并在各個層次根據(jù)功能進行了模塊劃分。對物理層狀態(tài)機、帶外信號控制、上電復(fù)位、鏈路層狀態(tài)機、循環(huán)冗余校驗、數(shù)據(jù)擾碼等功能模塊進行了設(shè)計與實現(xiàn)。接收設(shè)備端上電后發(fā)送的數(shù)據(jù),并對設(shè)備的狀態(tài)信息進行分析。
   采用Verilog HDL 語言對所需控制器進行描述,并使用Xilinx ISE 自帶仿真器進行功能仿真,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論