版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、SATA(Serial Advanced Technology Attachment)總線是一種由PATA(ParallelAdvanced Technology Attachment)并行總線發(fā)展而來的高速串行總線。相對于PATA,SATA總線具有接口簡單、支持熱插拔、傳輸速度快、數(shù)據(jù)傳輸更可靠等優(yōu)點(diǎn),因而得到越來越多的應(yīng)用,在市場上己成為主流的硬盤接口總線。
本論文在詳細(xì)分析SATAⅡ協(xié)議規(guī)范的基礎(chǔ)上,完成SATA主機(jī)端控
2、制器IP核的設(shè)計(jì)。按照SATA協(xié)議,將SATA控制器分為物理層、鏈路層、傳輸層和命令層四個(gè)層次實(shí)現(xiàn)。每個(gè)層次通過模塊劃分由硬件描述語言分模塊實(shí)現(xiàn),最后綜合各模塊完成整個(gè)IP核的實(shí)現(xiàn)。
本論文設(shè)計(jì)的SATAⅡ主機(jī)控制器IP核具有較高的集成度、較低的成本以及使用方便等優(yōu)點(diǎn)。在對各模塊設(shè)計(jì)過程中,采用的功能仿真工具為Modelsim,以確保每個(gè)模塊功能的正確性。功能仿真通過后需進(jìn)行物理驗(yàn)證,本論文使用在線邏輯分析儀Chipscope
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的SATA主機(jī)端控制器的設(shè)計(jì).pdf
- 基于FPGA的SATA IP核設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于fpga的sata3.0主機(jī)端控制器的設(shè)計(jì)
- 基于FPGA的SATAⅡ設(shè)備接口控制器設(shè)計(jì)及實(shí)現(xiàn).pdf
- usb0主機(jī)控制器ip核的設(shè)計(jì)
- USB主機(jī)控制器IP核的研究與設(shè)計(jì).pdf
- 基于FPGA的GPIB控制器的IP核設(shè)計(jì).pdf
- 嵌入式usb2.0主機(jī)控制器ip核設(shè)計(jì)與實(shí)現(xiàn)
- SATA控制器的設(shè)計(jì)與FPGA驗(yàn)證.pdf
- soc平臺的usb2.0主機(jī)控制器的ip核設(shè)計(jì)與實(shí)現(xiàn)
- 基于FPGA的SATA控制器的研究與實(shí)現(xiàn).pdf
- 基于FPGA的SATA協(xié)議分析及收發(fā)控制器設(shè)計(jì).pdf
- 基于FPGA的以太網(wǎng)控制器IP核設(shè)計(jì).pdf
- 基于FPGA的微控制器IP核研究與設(shè)計(jì).pdf
- DDR3內(nèi)存控制器的IP核設(shè)計(jì)及FPGA驗(yàn)證.pdf
- 基于fpga的微控制器ip核研究與設(shè)計(jì)(1)
- 基于FPGA的多通道DMA控制器的IP核設(shè)計(jì).pdf
- 面向SoC的Mobile-Storage主機(jī)控制器IP核的研究與實(shí)現(xiàn).pdf
- 基于fpga的sata3.0硬盤陣列控制器設(shè)計(jì)
- usb2.0設(shè)備控制器ip核的設(shè)計(jì)與fpga驗(yàn)證
評論
0/150
提交評論