已閱讀1頁(yè),還剩69頁(yè)未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本論文就浮點(diǎn)加法器的實(shí)現(xiàn)算法及其電路進(jìn)行優(yōu)化,從浮點(diǎn)加法的基本原理入手,在比較了各種算法之后確定了一種雙精度浮點(diǎn)加法器的設(shè)計(jì)方案.本設(shè)計(jì)采用改進(jìn)的Two-Path算法,確定了一種浮點(diǎn)加法器的結(jié)構(gòu),建立了RTL模型并進(jìn)行了功能驗(yàn)證.另外為了提高時(shí)鐘頻率,該加法器應(yīng)用了流水線技術(shù)把加法過(guò)程分解到三個(gè)周期內(nèi)完成.本論文對(duì)浮點(diǎn)加法器的重點(diǎn)單元如:復(fù)合加法器、先導(dǎo)1預(yù)測(cè)邏輯、舍入邏輯部分進(jìn)行了分析,并對(duì)復(fù)合加法器和先導(dǎo)1預(yù)測(cè)邏輯進(jìn)行了電路設(shè)計(jì),設(shè)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 設(shè)計(jì)高性能浮點(diǎn)加法器.pdf
- 高性能浮點(diǎn)加法器的研究與設(shè)計(jì).pdf
- 高性能嵌入式32位CPU中加法器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高性能CPU中浮點(diǎn)乘法器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 浮點(diǎn)數(shù)加法器的設(shè)計(jì)
- 快速浮點(diǎn)加法器的優(yōu)化設(shè)計(jì).pdf
- 32位浮點(diǎn)加法器的優(yōu)化設(shè)計(jì).pdf
- 高性能CPU中除法器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高性能CPU中除法器的設(shè)計(jì).pdf
- 64位高速浮點(diǎn)加法器的VLSI實(shí)現(xiàn)和結(jié)構(gòu)研究.pdf
- 加法器電路的設(shè)計(jì)
- 一種高速加法器-前置進(jìn)位加法器研究與設(shè)計(jì).pdf
- 高性能CPU中浮點(diǎn)開(kāi)方單元的分析與實(shí)現(xiàn).pdf
- 高性能DSP中32位浮點(diǎn)乘法器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- FPU中浮點(diǎn)加法器的設(shè)計(jì)及其內(nèi)建自測(cè)試的研究.pdf
- 3.2.5 加法器
- 基于與非門(mén)的加法器設(shè)計(jì)
- 課程設(shè)計(jì)---可控加法器的設(shè)計(jì)
- cmos加法器設(shè)計(jì)畢業(yè)設(shè)計(jì)
- 余數(shù)系統(tǒng)模加法器與模乘法器設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論