

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、可編程微處理器(PLC)以其運(yùn)行的可靠性、操作的簡易性、控制的靈活性等諸多優(yōu)點(diǎn)在工業(yè)控制領(lǐng)域得到越來越廣泛的應(yīng)用,在工控產(chǎn)品中占有絕對的市場份額并仍有廣闊的市場前景。而作為PLC的核心-PLC微處理器,目前國內(nèi)外絕大多數(shù)廠家還采用商用通用微處理器或者通用處理器和布爾協(xié)處理器相結(jié)合的形式,不符和當(dāng)前工業(yè)控制領(lǐng)域越來越高的實(shí)時(shí)性和穩(wěn)定性要求。 本文通過仔細(xì)分析目前PLC程序及操作指令、操作數(shù)的特點(diǎn),指出目前PLC常用微處理器的缺陷,
2、并根據(jù)當(dāng)前國際PLC標(biāo)準(zhǔn)IEC61131-3以及PLC系統(tǒng)設(shè)計(jì)的要求,提出了基于RISC架構(gòu)的PLC專用微處理器的設(shè)計(jì)方案。該P(yáng)LC微處理器軟核用VHDL硬件描述語言設(shè)計(jì),在內(nèi)部把專門設(shè)計(jì)的布爾處理器和AVR核有機(jī)的結(jié)合在一起,其指令系統(tǒng)集成了條件執(zhí)行的PLC專用指令和工程技術(shù)人員熟悉的AVR指令,在提高PLC應(yīng)用程序運(yùn)算的速度同時(shí)又大大降低了PLC操作系統(tǒng)固核和PLC功能塊的設(shè)計(jì)難度。 文中詳細(xì)闡述了上述指令系統(tǒng)的指令格式和二
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于RISC架構(gòu)的多線程微處理器設(shè)計(jì)及驗(yàn)證.pdf
- 32位RISC微處理器設(shè)計(jì)研究.pdf
- 8位RISC微處理器的設(shè)計(jì).pdf
- 基于RISC的微處理器研究與設(shè)計(jì).pdf
- 32位RISC微處理器模塊設(shè)計(jì).pdf
- 32位RISC微處理器核的設(shè)計(jì).pdf
- 8位risc微處理器設(shè)計(jì)與仿真
- 簡指令微處理器(RISC)的全流程設(shè)計(jì).pdf
- 32位RISC微處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 64位RISC微處理器的低功耗設(shè)計(jì)和后端設(shè)計(jì).pdf
- 32位risc微處理器設(shè)計(jì)研究博士論文
- 32位RISC嵌入式微處理器設(shè)計(jì).pdf
- 32位RISC嵌入式微處理器設(shè)計(jì)研究.pdf
- 32位嵌入式RISC微處理器設(shè)計(jì).pdf
- 基于0.13μmcmos工藝的risc微處理器固核設(shè)計(jì)
- 高性能嵌入式RISC微處理器核設(shè)計(jì)研究.pdf
- 基于FPGA的32位RISC微處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 16位RISC微處理器在FPGA上的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于fpga risc 結(jié)構(gòu)8位微處理器的設(shè)計(jì)與仿真
- 基于32位RISC體系結(jié)構(gòu)的微處理器設(shè)計(jì)與研究.pdf
評論
0/150
提交評論