

已閱讀1頁,還剩73頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著集成電路設計和工藝技術的發(fā)展,嵌入式系統(tǒng)因為具有高性能、低功耗、便攜式的優(yōu)點,已經在移動通信、機頂盒、智能卡等信息終端中得到了廣泛的應用。而作為嵌入式系統(tǒng)核心的微處理器,其性能直接影響著整個系統(tǒng)的性能,目前精簡指令集(Reduced Instruction Set Computer,RISC)架構作為微處理器設計策略的一種類型己越來越多地應用于微處理器的體系設計中。 微處理器設計首先要確定指令系統(tǒng)。采用與MIPS指令兼容的設
2、計思想,根據微處理器要實現的功能選擇MIPS核心指令中的34條作為指令系統(tǒng)。在32位單周期微處理器設計中,按照這些指令運行的數據通路,設計各種控制信號,采用組合邏輯實現控制單元。在32位多周期微處理器設計中,由于指令運行需要的時鐘周期不一樣,存在多個狀態(tài),使用有限狀態(tài)機來描述控制單元。 在5級流水線的32位RISC微處理器設計中,指令執(zhí)行過程被分為取指令、指令譯碼、指令執(zhí)行、存儲器訪問和數據回寫5個階段。由于采用流水線技術,就出
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于MIPS指令集的RISC微處理器數據通路的設計與實現.pdf
- 基于擴展指令集的近閾值8051微處理器設計.pdf
- 一種RISC處理器指令集模擬器的設計與實現.pdf
- 基于ARMv4指令集的微處理器設計.pdf
- 基于mips64指令子集的risc處理器的設計與實現
- 基于MIPS64指令子集的RISC處理器的設計與實現.pdf
- 簡指令微處理器(RISC)的全流程設計.pdf
- 基于mips多周期微處理器的設計與實現
- 32位RISC微處理器模塊設計.pdf
- 16位精簡指令集微處理器軟核的設計研究.pdf
- 32位RISC微處理器的設計與實現.pdf
- 基于RISC的微處理器研究與設計.pdf
- 基于FPGA的32位RISC微處理器的設計與實現.pdf
- 精簡指令集微處理器流水線架構模型的設計.pdf
- 加密專用處理器指令集設計.pdf
- 基于動態(tài)指令集的自適應處理器指令集優(yōu)化關鍵技術研究.pdf
- 64位MIPS微處理器的模塊設計和FPGA驗證.pdf
- 面向DSP的RISC指令集仿真系統(tǒng)的設計與實現.pdf
- 專用指令集安全處理器設計與實現.pdf
- 低功耗專用指令集處理器設計與優(yōu)化.pdf
評論
0/150
提交評論