靜態(tài)影像壓縮編碼標(biāo)準(zhǔn)JPEG基本模式研究與FPGA實現(xiàn).pdf_第1頁
已閱讀1頁,還剩71頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、該文研究在XILINX公司的FPGA芯片SPARTAN Ⅱ上實現(xiàn)JPEG基本模式的壓縮編碼標(biāo)準(zhǔn),選用硬件描述語言Verilog,在開發(fā)工具Foundation4.1集成環(huán)境中完成軟核的綜合、布局布線、芯片映射及仿真驗證.文章首先介紹了JPEG基本模式的的壓縮編碼標(biāo)準(zhǔn),然后從總體規(guī)劃的角度介紹了整個系統(tǒng)的內(nèi)部結(jié)構(gòu)、層次劃分及所采用的設(shè)計方法和編程風(fēng)格.之后對各個模塊的設(shè)計進(jìn)行了詳細(xì)的描述,并給出了測試數(shù)據(jù)、綜合后的實現(xiàn)結(jié)果及時序仿真波形圖

2、,并對設(shè)計進(jìn)行了硬件的下載驗證,最后用LEINA圖對整個系統(tǒng)進(jìn)行測試,壓縮后的數(shù)據(jù)用ACDSee軟件識別,得到了正確的結(jié)果.該文對JPEG基本模式中的主要算法,諸如二維DCT變換,Huffman編碼和量化等給出了基于FPGA的硬件描述語言的解決方法.并設(shè)計了與低速外設(shè)交換數(shù)據(jù)的接口.在系統(tǒng)方案設(shè)計過程中,對模塊如何合理劃分及各個模塊之間如何協(xié)同工作做了仔細(xì)的推敲,按照自上而下的設(shè)計方法將各個模塊逐一細(xì)化,各模塊之間通過端口信號通信進(jìn)行連

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論