2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、頻率源是現(xiàn)代電子系統(tǒng)的關(guān)鍵組成部件,其性能在很大程度上直接影響著整個電子系統(tǒng)的性能。目前,頻率合成技術(shù)是頻率源的主要實現(xiàn)方式,由此產(chǎn)生的頻率源被稱為合成頻率源。隨著現(xiàn)代電子技術(shù)的發(fā)展,電子系統(tǒng)對合成頻率源的相位噪聲、雜散、頻率轉(zhuǎn)換時間等技術(shù)指標(biāo)提出了更高的要求。
  本文的主要內(nèi)容包括合成頻率源的理論研究與工程實現(xiàn)。首先,闡述了合成頻率源的主要技術(shù)指標(biāo)。其次,對直接數(shù)字頻率合成器(DDS)的工作原理和頻譜特性進行了深入研究。再次,

2、對鎖相式頻率合成(PLL)技術(shù)進行了理論分析,并分析了鎖相式合成頻率源的基本結(jié)構(gòu)、工作原理、相位模型以及相位噪聲和雜散性能。最后,采用DDS激勵PLL頻率合成技術(shù)將DDS極高頻率分辨率、低相位噪聲、高頻率精度、易于控制等優(yōu)點與PLL良好的窄帶跟蹤濾波和高頻段輸出特性相結(jié)合,利用單片機對DDS和PLL進行控制,設(shè)計了L波段頻率范圍為1.8GHz-1.9GHz,頻率間隔為10MHz的合成頻率源。在合成頻率源的設(shè)計中,采用模塊化設(shè)計概念將該合

3、成頻率源系統(tǒng)劃分為三個獨立的模塊,即:DDS模塊、PLL模塊以及單片機控制模塊。芯片AD9850完成的DDS模塊,作為PLL模塊的參考輸入信號,輸出頻率范圍為18MHz-19MHz、頻率間隔為100kHz的信號。DDS模塊的測試結(jié)果表明:DDS合成頻率源的相位噪聲約為-112dBc/Hz@100kHz,在20MHz帶寬內(nèi)的雜散水平約為-61dBc,滿足PE3236對參考輸入信號的要求。采用PLL芯片PE3236以及VCO芯片MW350-

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論