版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著通信技術(shù)的發(fā)展以及市場的推動,“三網(wǎng)融合”已經(jīng)成為了一個十分熱門的話題,所謂“三網(wǎng)融合”就是指電信網(wǎng)、有線電視網(wǎng)和計算機(jī)通信網(wǎng)的相互滲透、互相兼容。對于廣電系統(tǒng)的有線電視網(wǎng),電纜調(diào)制解調(diào)器CableModem是有線電視進(jìn)行Internet接入的唯一技術(shù)。DTI是一種新型的定時接口,在一根線纜上通過DTI協(xié)議交互的方式實(shí)現(xiàn)頻率和時間同步。FPGA作為當(dāng)今數(shù)字系統(tǒng)設(shè)計的主要硬件平臺,它完全由用戶通過軟件進(jìn)行配置和編程來完成某種特定的功能
2、,且可以反復(fù)擦寫。在修改和升級時,不需額外地改變PCB電路板,只需在計算機(jī)上修改和更新程序。因此,縮短了系統(tǒng)設(shè)計的周期,提高了設(shè)計的靈活性并降低了成本,本論文中DTI硬件板卡是以FPGA為核心進(jìn)行搭建的。
本論文研究了DTI時鐘同步接口服務(wù)器的軟硬件設(shè)計與實(shí)現(xiàn)。從DTI的幀結(jié)構(gòu)出發(fā),分析了DTI服務(wù)器端幀和客戶端幀的特點(diǎn)及傳送機(jī)理。根據(jù)DTI協(xié)議的要求,本論文提出了以FPGA為核心的DTI服務(wù)器的硬件設(shè)計總體方案,并對FP
3、GA和其他子模塊進(jìn)行了詳細(xì)的分析,最終設(shè)計了符合DOCSIS3.0標(biāo)準(zhǔn)的定時接口服務(wù)器硬件板卡。本論文中DTI幀信號的處理都是在FPGA中完成的,其中包括采用了Xilinx公司提供的可配置核生成了符合條件的時鐘模塊和雙口RAM模塊。本論文采用了VHDL硬件描述語言進(jìn)行了DTI幀協(xié)議部分的設(shè)計,特別對DTI服務(wù)器與以太網(wǎng)接口部門的曼徹斯特編解碼器進(jìn)行了詳細(xì)的研究,并給出了編碼器和解碼器的仿真圖形。
為了更好的調(diào)試DTI服務(wù)器
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的CPU設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的DDS設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的FFT設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的FFT設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的網(wǎng)絡(luò)傳輸設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的智能串口設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的KLT算法設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的實(shí)時回波的設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的誤碼儀的設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的DDS的研究設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的FFT算法的設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的EPON ONU設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的TTS系統(tǒng)設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA開放CPU的設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的UART接口設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的專用PLC設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的TCON系統(tǒng)設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的級聯(lián)碼設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的EBCOT掃描設(shè)計與實(shí)現(xiàn).pdf
- 基于FPGA的均衡與譯碼算法設(shè)計與實(shí)現(xiàn).pdf
評論
0/150
提交評論