寬帶高精度可變時鐘產(chǎn)生方法研究及模塊設計.pdf_第1頁
已閱讀1頁,還剩77頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、本論文針對現(xiàn)代測試儀器對采樣時鐘信號的需求,通過各項指標的分析,提出一種寬帶高精度可變時鐘信號發(fā)生器模塊的設計思路和實現(xiàn)方案。這套寬帶高精度可變時鐘發(fā)生器的產(chǎn)生方案可用于任意波形發(fā)生器、示波器、邏輯分析儀等數(shù)字化測試儀器中。當前,數(shù)字化儀器已經(jīng)在一定程度上取代了傳統(tǒng)的模擬儀器,而數(shù)字信號處理離不開高精度的采樣時鐘。隨著待測設備復雜性和工作頻率的提高,對采樣時鐘信號提出了更高的要求。寬帶高精度可變時鐘是現(xiàn)代高性能儀器設備的重要保證。

2、>   本文的主要研究內(nèi)容包括:
   1.本文首先研究了國內(nèi)外寬帶高精度時鐘發(fā)生器的發(fā)展現(xiàn)狀,綜合分析比較了幾種常見時鐘產(chǎn)生方法的優(yōu)缺點,并確定了采用直接數(shù)字合成(DDS)+鎖相環(huán)(PLL)+分頻器技術(shù)的實現(xiàn)方案。
   2.論述了采用DDS+PLL+分頻器技術(shù)實現(xiàn)寬帶高精度可變時鐘方案的可行性:DDS產(chǎn)生的時鐘作為PLL的激勵信號,通過DDS對頻率分辨率進行精細調(diào)節(jié),通過PLL實現(xiàn)高頻時鐘信號的產(chǎn)生,通過分頻器實現(xiàn)

3、設計帶寬的全覆蓋。這種方案可以有效地解決頻率極小步進的瓶頸。
   3.分析了DDS和PLL的結(jié)構(gòu)及各自的主要性能指標,并對時鐘抖動對相位噪聲的影響進行了詳細的論述,通過仿真實驗對相位噪聲等性能指標在各個環(huán)節(jié)的損耗分配情況進行了詳細的分析,以此為依據(jù)對器件的選型提供了理論參考。
   4.通過分析1.25GSPS任意波形發(fā)生器對采樣時鐘的要求,設計了一種基于DDS+PLL方案的時鐘發(fā)生模塊,對可變時鐘模塊的實現(xiàn)進行了具體

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論