基于EDA技術(shù)的MD5散列算法的硬件實(shí)現(xiàn).pdf_第1頁(yè)
已閱讀1頁(yè),還剩49頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、MD5散列算法在網(wǎng)絡(luò)通信和IPSec 協(xié)議中廣泛使用,是報(bào)文鑒別的常用算法之一。MD5算法是由 Ron Rivest 提出的信息摘要算法。此算法的輸入是一個(gè)任意長(zhǎng)度的信息,輸出是128位的信息摘要。在處理過程中,該算法首先將輸入信息分割成512位的組,然后將此分組進(jìn)一步處理。算法由四輪組成,每輪包括16步,共有64步運(yùn)算。MD5散列算法完全可以由軟件實(shí)現(xiàn),但軟件實(shí)現(xiàn)方法的缺點(diǎn)是明顯的,例如執(zhí)行速度慢,容易受到病毒攻擊等。 隨著電

2、子技術(shù)和計(jì)算機(jī)技術(shù)的發(fā)展,PLD廠商推出的CPLD/FPGA 器件的集成度越來越高,速度等性能得到進(jìn)一步提高,同時(shí),EDA設(shè)計(jì)方法也越來越先進(jìn)、完善。以Altera公司為例,從較早推出的 MAX系列,集成度只有2萬(wàn)門左右,到FLEX系列、ACEX系列,集成度為幾十萬(wàn)門,直到近年的 APEX 系列,集成度可達(dá)幾百萬(wàn)門,PLD器件的發(fā)展速度之快可見一斑。 本文對(duì)EDA技術(shù)、EDA器件進(jìn)行了敘述、討論,介紹了計(jì)算機(jī)網(wǎng)絡(luò)密碼知識(shí)、安全要

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論