射頻CMOS C類功率放大器設計.pdf_第1頁
已閱讀1頁,還剩90頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、本文從討論CMOS的工藝局限出發(fā),如氧化層擊穿、差的跨導、襯底偶合和短溝效應等問題,闡述了采用CMOS工藝設計和實現(xiàn)RF C類PA的理論分析和電路技術。通過采用一些有效的電路設計技術來減小或消除這些局限對CMOS工藝實現(xiàn)RF功率放大器性能的影響,采用的電路設計技術主要包括:差分電路、層疊結構以及一種改進的諧振電路等方案。此外,為了減小S/D結面積,漏/源與襯底間的電阻和柵電阻,設計了一種晶體管單元版圖,它采用了雙端驅動柵極的方式,將柵電

2、阻減小到標準版圖晶體管的1/4。為了得到一個最佳的初始設計參數(shù),本文采用了傅立葉級數(shù)分解的辦法來優(yōu)化求解,而不是盲目使用電路仿真工具。這是因為CMOS C類PA的漏電流波形(取決于輸入和輸出電壓波形)主要決定于一階級數(shù)。本文采用0.35-um CMOS工藝設計了一個1.75GHz,1.7W的PA,該PA可作為全集成發(fā)射機芯片的一部分集成到發(fā)射機芯片中。HSPICE仿真表明,所設計的C類PA的峰值效率達到40%,峰值功率達32dBm,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論