

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本文設(shè)計(jì)并FPGA硬件實(shí)現(xiàn)了一種分組密碼協(xié)處理器,主要的目標(biāo)是設(shè)計(jì)能在多種總線環(huán)境下可重用的協(xié)處理器,并且要求能靈活更換協(xié)處理器內(nèi)部的分組密碼算法模塊。為了實(shí)現(xiàn)設(shè)計(jì)目標(biāo),協(xié)處理器采用了分層的控制結(jié)構(gòu)、Start-Done控制協(xié)議以及類似RAM的外部接口信號(hào)定義。實(shí)驗(yàn)證明,只需進(jìn)行較小的修改,就能將協(xié)處理器的3DES算法模塊更換為AES-128算法模塊或者將AES-128算法模塊更換為3DES算法模塊。 分組密碼協(xié)處理器現(xiàn)已成功的
2、應(yīng)用到了廣州大學(xué)信息安全技術(shù)實(shí)驗(yàn)室研制的PCI-FPGA密碼卡中。本文介紹了協(xié)處理器在密碼卡的PCI9054局部端總線環(huán)境中的應(yīng)用,并且介紹了協(xié)處理器在Windows2000/XP操作系統(tǒng)下與主處理器(IntelPentium4)協(xié)同工作對(duì)文件數(shù)據(jù)進(jìn)行加/解密所需的軟硬件協(xié)同設(shè)計(jì)方法。此外,協(xié)處理器也已經(jīng)在LEON2片上系統(tǒng)中進(jìn)行了初步的應(yīng)用。利用協(xié)處理器外部接口信號(hào)的特性,可以以一種快捷的方式將協(xié)處理器應(yīng)用到LEON2的AHB片上總線
溫馨提示
- 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 可重構(gòu)密碼協(xié)處理器設(shè)計(jì).pdf
- 抗功耗攻擊的分組密碼協(xié)處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 可重構(gòu)分組密碼協(xié)處理器二維指令系統(tǒng)研究與設(shè)計(jì).pdf
- 抗功耗攻擊的可重構(gòu)密碼協(xié)處理器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 分組密碼可重構(gòu)處理器的混合寄存器文件架構(gòu)研究.pdf
- 一種高性能可擴(kuò)展公鑰密碼協(xié)處理器的研究與設(shè)計(jì).pdf
- 低功耗橢圓曲線密碼協(xié)處理器.pdf
- 可重用數(shù)字信號(hào)處理器IP核的設(shè)計(jì).pdf
- 動(dòng)態(tài)可重構(gòu)協(xié)處理器研究.pdf
- 面向多媒體圖像處理的高效可重構(gòu)協(xié)處理器設(shè)計(jì).pdf
- 可重構(gòu)FFT和Viterbi協(xié)處理器的研究與實(shí)現(xiàn).pdf
- IPSec安全協(xié)處理器的研究與設(shè)計(jì).pdf
- 面向視頻處理的可重構(gòu)協(xié)處理器結(jié)構(gòu)設(shè)計(jì)研究.pdf
- 面向圖像處理的可重構(gòu)協(xié)處理器結(jié)構(gòu)設(shè)計(jì)研究.pdf
- 協(xié)處理器設(shè)計(jì)技術(shù)的研究.pdf
- AES協(xié)處理器IP核的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種面向分組密碼的微處理器指令擴(kuò)展技術(shù).pdf
- 協(xié)處理器版圖設(shè)計(jì)及驗(yàn)證.pdf
- 基于AES的安全協(xié)處理器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于動(dòng)態(tài)可重構(gòu)技術(shù)的陣列型協(xié)處理器架構(gòu)設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論