直接序列擴(kuò)頻通信原理的VHDL實(shí)現(xiàn).pdf_第1頁(yè)
已閱讀1頁(yè),還剩73頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、現(xiàn)代通信系統(tǒng)要求通信距離遠(yuǎn)、通信容量大、傳輸質(zhì)量好、保密性強(qiáng)。擴(kuò)頻通信技術(shù)具備了以上優(yōu)點(diǎn),因而具有廣闊的應(yīng)用前景。隨著微電子技術(shù)和電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)的迅速發(fā)展,使得可編程邏輯器件憑借其高速的數(shù)據(jù)吞吐率和快速靈活的開(kāi)發(fā)成為數(shù)字信號(hào)處理領(lǐng)域的新生力量,利用EDA技術(shù)來(lái)實(shí)現(xiàn)擴(kuò)頻通信得到了越來(lái)越廣泛的應(yīng)用。本論文主要研究和實(shí)現(xiàn)了基于VHDL的直接序列擴(kuò)頻通信原理。 (1)通過(guò)分析擴(kuò)頻技術(shù)的發(fā)展和研究現(xiàn)狀,指出了用EDA方式實(shí)現(xiàn)

2、擴(kuò)頻通信系統(tǒng)的優(yōu)越性及本課題的研究意義。 (2)研究了直接序列擴(kuò)頻通信原理的技術(shù)基礎(chǔ)、偽隨機(jī)序列碼產(chǎn)生、擴(kuò)頻數(shù)字調(diào)制和解調(diào)方法、同步等問(wèn)題。根據(jù)系統(tǒng)功能要求,構(gòu)建了系統(tǒng)的整體模型,給出了總體設(shè)計(jì)方案。 (3)根據(jù)直擴(kuò)系統(tǒng)的一般模型,對(duì)發(fā)送模塊部分m序列發(fā)生器、信息幀模塊、擴(kuò)頻調(diào)制模塊、QDPSK調(diào)制的碼變換模塊,接收模塊部分碼反變換模塊、位同步模塊、解擴(kuò)頻模塊等各個(gè)功能模塊進(jìn)行設(shè)計(jì)。 (4)以MAX+plusⅡ軟

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論