

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著現(xiàn)代數(shù)字技術(shù)和VLSI技術(shù)的發(fā)展,通過數(shù)字方式獲得脈沖壓縮信號已成為現(xiàn)代雷達普遍采用的波形合成方法。數(shù)字方法生成的波形具有嚴格的相干性、便捷的可重復性、高強的穩(wěn)定性以及靈活的可編程性等優(yōu)點,能夠?qū)崿F(xiàn)波形參數(shù)捷變以及產(chǎn)生任意復雜波形,滿足了現(xiàn)代電子戰(zhàn)環(huán)境中對雷達抗干擾和強生存能力的迫切要求。因此,對雷達波形數(shù)字化產(chǎn)生技術(shù)的深入研究具有非常重要的現(xiàn)實意義。 本文針對某數(shù)字T/R組件項目,提出了一種基于中頻采樣,采用多路NCO(N
2、umerical Controlled Oscillator,數(shù)控振蕩器)并行工作的高速信號發(fā)生器的硬件實現(xiàn)方案,并且根據(jù)此方案完成了高速數(shù)字信號產(chǎn)生部分的FPGA(FieldProgrammed GateArray,現(xiàn)場可編程門陣列)實現(xiàn)及系統(tǒng)的硬件設(shè)計。通過仿真測試結(jié)果表明,該系統(tǒng)能夠滿足總體設(shè)計的指標要求。 本文主要工作如下: 1、介紹了雷達信號的一些基本理論知識,全面分析了數(shù)控振蕩器(NCO)的工作原理。
3、 2、介紹了目前比較先進的SOPC(System On Programmable Chip,可編程片上系統(tǒng))技術(shù)、NIOSⅡ軟核及片上總線技術(shù)。 3、從理論上提出了總體設(shè)計方案,采用多路NCO并行工作的方式,對NCO精度的選取以及頻率、相位、延時的控制作出了詳細的理論分析和仿真,為硬件的實現(xiàn)奠定了必要的理論基礎(chǔ)。 4、根據(jù)理論分析,提出了整個系統(tǒng)的硬件實現(xiàn)方案,即采用FPGA+DAC的方式來實現(xiàn)高速信號發(fā)生器,在FPGA
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 多路信號發(fā)生器的設(shè)計
- 高速波形信號發(fā)生器的研究與實現(xiàn).pdf
- 可調(diào)相位多路復合信號發(fā)生器的設(shè)計與實現(xiàn).pdf
- 基于LabVIEW的多路信號發(fā)生器軟件開發(fā).pdf
- 基于NiosⅡ的DDS信號發(fā)生器研究與實現(xiàn).pdf
- 基于fpga的函數(shù)信號發(fā)生器設(shè)計與實現(xiàn)
- 基于DDS的信號發(fā)生器的研究和實現(xiàn).pdf
- 基于FPGA函數(shù)信號發(fā)生器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的DDS信號發(fā)生器的實現(xiàn).pdf
- 基于DDS的掃頻信號發(fā)生器的研究與實現(xiàn).pdf
- 基于dds技術(shù)的信號發(fā)生器的設(shè)計與實現(xiàn)
- 基于dds技術(shù)的信號發(fā)生器設(shè)計與實現(xiàn)
- 基于WCDMA基帶信號發(fā)生器的研究與實現(xiàn).pdf
- 基于DDS技術(shù)的信號發(fā)生器設(shè)計與實現(xiàn).pdf
- 基于DDS跳頻信號發(fā)生器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的LCM信號發(fā)生器的設(shè)計與實現(xiàn).pdf
- 基于labview的信號發(fā)生器
- 基于MCU與FPGA的DDS信號發(fā)生器的研究與實現(xiàn).pdf
- 基于FLASH的碼流信號發(fā)生器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的基帶信號發(fā)生器的設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論