基于PCI總線的時間同步系統(tǒng).pdf_第1頁
已閱讀1頁,還剩66頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著現(xiàn)代社會的飛速發(fā)展,科技的進步,精確的時間和時間同步對我們來說將越來越重要.由于我國互聯(lián)網(wǎng)普及范圍還很有限,并且許多工業(yè)站點、電網(wǎng)站點等建在比較偏僻的地方,難以實現(xiàn)網(wǎng)絡(luò)授時.因此本文完成的時間同步卡是在各站點建立自身的校時系統(tǒng),周期性校正單臺計算機時間以達到同步,且該時間同步卡將用于課題組的原油管道泄露檢測系統(tǒng)以保證泄露點判斷的精度. 本文使用CPLD實現(xiàn)6PS時間信號的實時提取和處理,選用PCI總線作為時間信息的傳輸路徑,

2、周期性地用GPS接收到的準確時間信息校正計算機時間.用PCIMegaCore完成了對PCI總線的控制和時間信號的傳輸工作.與其他時間同步技術(shù)相比,GPS時間同步技術(shù)非常適用于來同步各站數(shù)據(jù)的時間基準.本文采用了GPS的秒脈沖大大提高了時間同步的精度. 本文使用可編程邏輯器件(CPLD)作為時間同步卡的核心控制模塊,使用VHDL硬件描述語言進行系統(tǒng)編程.其主要工作包括:(1)根據(jù)時間同步卡的功能,對板卡進行了設(shè)計;基于信號完整性原

3、理完成了板卡的PCB設(shè)計,實現(xiàn)了電路的穩(wěn)定性和低功耗;(2)對時間同步卡上的核心控制CPLD進行了模塊劃分及使用VHDL硬件描述語言對各個模塊進行了描述;(3)使用Altera公司的QIJARTUS5.1對各個模塊進行了模擬仿真,各個模塊均達到了系統(tǒng)預(yù)定的功能要求.利用VHDL設(shè)計硬件系統(tǒng)與傳統(tǒng)的設(shè)計方法相比,具有設(shè)計周期短,集成度和穩(wěn)定性好,功能的修改及升級十分方便等突出優(yōu)點.CPLD芯片性能穩(wěn)定、功耗低.(4)基于WinDriver

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論