2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩81頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著科學技術的飛速發(fā)展,聲納設備逐漸向數(shù)字化、智能化發(fā)展。信號檢測作為聲納信號處理的重要任務之一,其性能的好壞將直接影響到整個系統(tǒng),因此研制出高性能的信號檢測處理系統(tǒng)就很必要。被動聲納是根據(jù)目標航行時發(fā)出的輻射噪聲來檢測目標并判別目標類型的,被動聲納的線譜檢測就是要將艦船輻射噪聲的線譜分量從寬帶背景噪聲中提取出來,以實現(xiàn)對聲納目標的正確檢測。本文從工程實現(xiàn)的角度出發(fā),對被動聲納信號檢測的原理及算法進行了初步的研究,接著重點研究了算法的D

2、SP實時實現(xiàn)問題。 本文首先從理論出發(fā),討論了被動聲吶檢測的國內外研究現(xiàn)狀、實現(xiàn)的意義,以及其基本理論。在此基礎上,提出了基于線譜檢測的自適應線譜增強器+Chirp-z變換相結合的檢測算法,并在Matlab中進行了仿真研究。 然后討論了信號處理系統(tǒng)的功能任務,并對算法進行計算量估計和實時性分析。在此基礎上,主要以高性能的DSP為核心,提出了“DSP+DRAM+CPLD”相結合的信號處理系統(tǒng)硬件技術方案。采用模塊化的設計思

3、想,完成了各個模塊的原理框圖設計。接著重點對各個模塊進行了具體的硬件電路設計,在Protel中繪制了電路原理圖和PCB圖。主要設計的電路包括DSP時鐘、電源、復位及看門狗電路、外擴FLASH、JTAG接口、雙端口RAM、McBSP多機通信、異步通信、LJSB2.0接口電路、CPLD邏輯電路、驅動電路等。在Quartus Ⅱ中完成了CPLD的邏輯控制電路設計。 在硬件設計的基礎上,提出了在本系統(tǒng)中實現(xiàn)各項功能的軟件設計方案,并對

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論