2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩80頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著數(shù)字信號處理技術(shù)和半導體技術(shù)的迅速發(fā)展,數(shù)字信號處理系統(tǒng)越來越趨向以數(shù)字信號處理器(DSP)為核心,各種數(shù)字信號處理系統(tǒng)已經(jīng)可以采用單片系統(tǒng)實現(xiàn),基于DSP內(nèi)核的專用數(shù)字信號處理系統(tǒng)芯片開發(fā)模式成為這類系統(tǒng)開發(fā)的主流方式,通過采用合適的DSP內(nèi)核可以簡化設(shè)計并縮短產(chǎn)品上市時間,快速實現(xiàn)不斷發(fā)展地數(shù)字信號處理算法。 本文分析了無線通信領(lǐng)域的常用算法,如維特比算法,基于分析對DSP提出了要求,并對現(xiàn)有DSP器件進行了分析,指出了

2、其不足之處。相比于現(xiàn)有DSP通過多處理單元,大總線寬度和并行性來提高DSP的運算速度,提出了基于算法的DSP結(jié)構(gòu),通過提高算法符合度來提高DSP的運算速度。針對特定算法,還設(shè)計了相應(yīng)的指令、適合算法的總線結(jié)構(gòu)和運算單元結(jié)構(gòu)。 對于所設(shè)計的DSP結(jié)構(gòu),做了IP核開發(fā)的嘗試。用Verilog對整體結(jié)構(gòu)作了行為級描述和仿真。各個運算單元結(jié)構(gòu)進行了RTL級描述和門級綜合,門級仿真。仿真結(jié)果表明,和現(xiàn)有DSP相比,雖然本文設(shè)計的DSP運算

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論