版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、光盤前端芯片技術(shù)是光存儲(chǔ)行業(yè)的共性技術(shù)和關(guān)鍵技術(shù),同時(shí)也是公益性技術(shù)。該技術(shù)將促進(jìn)高清光存儲(chǔ)行業(yè)的發(fā)展,從而刺激整個(gè)光存儲(chǔ)業(yè)務(wù)和利潤(rùn)的上升。目前整個(gè)光盤視盤機(jī)行業(yè)的專利技術(shù)都掌握在國(guó)際巨頭手中,光存儲(chǔ)伺服芯片也基本上從海外采購,而采用自主研發(fā)的技術(shù)后,中國(guó)的光盤視盤機(jī)行業(yè)將擺脫國(guó)際巨頭索取巨額專利費(fèi)和權(quán)利金的陰影,使我國(guó)規(guī)模巨大的光存儲(chǔ)整機(jī)產(chǎn)業(yè)得到振興。
NVD(Next-Generation Versatile Disc
2、)前端芯片系統(tǒng)是紅光高清光盤播放系統(tǒng)的核心器件,其輸入端連接光學(xué)讀寫頭,輸出端到高清解碼系統(tǒng),是將盤片物理格式與記錄內(nèi)容聯(lián)系起來的重要紐帶。其中的核心技術(shù)包括信道調(diào)制編解碼、信道糾錯(cuò)編解碼、伺服控制、信號(hào)識(shí)別、緩存與ATAPI/SATA接口。
在簡(jiǎn)要介紹NVD光盤數(shù)據(jù)讀取過程的基礎(chǔ)上,對(duì)NVD前端芯片信號(hào)處理系統(tǒng)的方案進(jìn)行了研究,設(shè)計(jì)了該系統(tǒng)的各個(gè)子功能系統(tǒng),主要包括:光盤數(shù)據(jù)讀取RF(Radio Frequency)信號(hào)
3、輸出、RF信號(hào)處理及PRML(Partial Response Maximum Likelihood)通道、調(diào)制碼解調(diào)和ECC(Error Checking and Correcting)、高清解碼播放。重點(diǎn)結(jié)合可移植嵌入式系統(tǒng)SoPC(System on Programmable Chip)的特點(diǎn),基于FPGA(Field Programmable Gate Array)設(shè)計(jì)并實(shí)現(xiàn)了NVD前端芯片信號(hào)處理系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換功能模塊;給出了
4、詳細(xì)的設(shè)計(jì)思路與原理,介紹了基于SoPC的NVD數(shù)據(jù)轉(zhuǎn)換系統(tǒng)的搭建流程;著重完成了NVD數(shù)據(jù)轉(zhuǎn)換系統(tǒng)中的接口設(shè)計(jì)與實(shí)現(xiàn),并對(duì)從RF信號(hào)處理及PRML通道子系統(tǒng)中輸出的“0”、“1”序列進(jìn)行了調(diào)制碼解調(diào)、ECC糾錯(cuò)等處理;搭建了NVD前端芯片信號(hào)處理實(shí)驗(yàn)平臺(tái),完成了各個(gè)子系統(tǒng)的系統(tǒng)集成,并在該實(shí)驗(yàn)平臺(tái)下對(duì)NVD前端芯片信號(hào)處理系統(tǒng)的正確性進(jìn)行了測(cè)試。
分析測(cè)試結(jié)果表明,NVD前端芯片信號(hào)處理系統(tǒng)的處理算法功能正確、性能可靠,
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 測(cè)高雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 微流體芯片信號(hào)采集與處理系統(tǒng)的研制.pdf
- 雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 某雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- DVB-S 信道處理系統(tǒng)的芯片設(shè)計(jì)與實(shí)現(xiàn).pdf
- 雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 可重構(gòu)雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于DSP芯片的信號(hào)處理系統(tǒng)研究.pdf
- 高速實(shí)時(shí)并行信號(hào)處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 雷達(dá)信號(hào)處理通用芯片驗(yàn)證系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 測(cè)高雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于DSP的信號(hào)采集與處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 寬帶中頻信號(hào)處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速CCD信號(hào)采集處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的信號(hào)采集與處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 點(diǎn)鈔機(jī)主控信號(hào)處理系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 穿墻雷達(dá)信號(hào)采集及處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于Wishbone總線的圖像處理芯片前端設(shè)計(jì)與實(shí)現(xiàn).pdf
- 5g通信信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
- 中斷連續(xù)波雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論