《數(shù)字邏輯電路(a)》復(fù)習(xí)題第六章時序電路_第1頁
已閱讀1頁,還剩4頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、時序邏輯電路一、選擇題1同步計數(shù)器和異步計數(shù)器比較,同步計數(shù)器的顯著優(yōu)點是。A.工作速度高B.觸發(fā)器利用率高C.電路簡單D.不受時鐘CP控制。3下列邏輯電路中為時序邏輯電路的是。A.變量譯碼器B.加法器C.數(shù)碼寄存器D.數(shù)據(jù)選擇器4.N個觸發(fā)器可以構(gòu)成最大計數(shù)長度(進(jìn)制數(shù))為的計數(shù)器。A.NB.2NC.N2D.2N5.N個觸發(fā)器可以構(gòu)成能寄存位二進(jìn)制數(shù)碼的寄存器。A.N1B.NC.N1D.2N67同步時序電路和異步時序電路比較,其差異在

2、于后者。A.沒有觸發(fā)器B.沒有統(tǒng)一的時鐘脈沖控制C.沒有穩(wěn)定狀態(tài)D.輸出只與內(nèi)部狀態(tài)有關(guān)8一位8421BCD碼計數(shù)器至少需要個觸發(fā)器。A.3B.4C.5D.109.欲設(shè)計0,1,2,3,4,5,6,7這幾個數(shù)的計數(shù)器,如果設(shè)計合理,采用同步二進(jìn)制計數(shù)器,最少應(yīng)使用個觸發(fā)器。A.2B.3C.4D.8108位移位寄存器,串行輸入時經(jīng)個脈沖后,8位數(shù)碼全部移入寄存器中。A.1B.2C.4D.8二、判斷題(正確打√,錯誤的打)1同步時序電路由組

3、合電路和存儲器兩部分組成。(√)2組合電路不含有記憶功能的器件。(√)3時序電路不含有記憶功能的器件。()4同步時序電路具有統(tǒng)一的時鐘CP控制。(√)5異步時序電路的各級觸發(fā)器類型不同。()6環(huán)形計數(shù)器在每個時鐘脈沖CP作用時,相臨狀態(tài)僅有一位觸發(fā)器發(fā)生狀態(tài)更新。()7環(huán)形計數(shù)器如果不作自啟動修改,則總有孤立狀態(tài)存在。(√)8計數(shù)器的模是指構(gòu)成計數(shù)器的觸發(fā)器的個數(shù)。()10D觸發(fā)器的特征方程Qn1=D,而與Qn無關(guān),所以,D觸發(fā)器不是時

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論