版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、第十二章時(shí)序邏輯電路本章要求:本章要求:理解時(shí)序電路的一般組成特點(diǎn);熟悉和掌握描述時(shí)序電路邏輯功能的方法,會(huì)按步驟分析時(shí)序電路;熟悉計(jì)數(shù)器、寄存器的電路組成和工作特點(diǎn)。12.1時(shí)序邏輯電路概述12.1.1時(shí)序邏輯電路的基本特征1時(shí)序電路的特點(diǎn)(1)組成:一般由組合電路和存儲(chǔ)電路(反饋電路)兩部分組成。存儲(chǔ)電路可以由觸發(fā)器構(gòu)成,也可以由其它記憶器件構(gòu)成。(2)結(jié)構(gòu)框圖:如圖121所示。圖中,X1~Xi代表時(shí)序電路輸入信號(hào),Y1~Yj代表時(shí)
2、序電路輸出信號(hào),W1~Wm代表存儲(chǔ)電路輸入信號(hào),Q1~Qn代表存儲(chǔ)電路輸出信號(hào),X1~Xi和Q1~Qn共同決定時(shí)序電路輸出狀態(tài)Y1~Yj。(3)特點(diǎn)①?gòu)慕Y(jié)構(gòu)上看:第一,包含組合電路和存儲(chǔ)電路兩部分。由于它要記憶以前的輸入和輸出信號(hào),所以存儲(chǔ)電路必不可少。第二,組合電路至少由一個(gè)輸出反饋到存儲(chǔ)電路的輸入端,存儲(chǔ)電路的輸出至少有一個(gè)作為組合電路的輸入,與其它輸入信號(hào)共同決定時(shí)序電路的輸出。②從功能上看:由于時(shí)序電路中含有存儲(chǔ)電路,具有記憶功
3、能,因此電路在任一時(shí)刻的穩(wěn)定輸出不僅取決于該時(shí)刻的輸入,而且還與電路原來的狀態(tài)有關(guān)。2時(shí)序電路邏輯功能的表示方法常用的表示方法有:邏輯方程式、狀態(tài)表、狀態(tài)圖、時(shí)序圖12.1.2時(shí)序邏輯電路的種類可分為同步時(shí)序電路和異步時(shí)序電路2時(shí)序電路邏輯功能的表示方法常用的表示方法有:邏輯方程式、狀態(tài)表、狀態(tài)圖、時(shí)序圖1)邏輯方程式:表示時(shí)序電路各組成部分之間關(guān)系的代數(shù)表達(dá)式。包括時(shí)鐘方程、驅(qū)動(dòng)方程、輸出方程、狀態(tài)方程。時(shí)鐘方程:觸發(fā)器的時(shí)鐘信號(hào)表達(dá)
4、式,反映各觸發(fā)器CP脈沖的邏輯關(guān)系。驅(qū)動(dòng)方程:各觸發(fā)器輸入端的邏輯表達(dá)式。它反映了觸發(fā)器輸入端變量與時(shí)序電路的輸入信號(hào)和電路狀態(tài)之間的關(guān)系。一般有n個(gè)觸發(fā)器就有n個(gè)驅(qū)動(dòng)方程。輸出方程:時(shí)序電路的輸出邏輯表達(dá)式,反映了時(shí)序電路的輸出端變量與輸入信號(hào)和電路狀態(tài)之間的邏輯關(guān)系。它通常為現(xiàn)態(tài)的函數(shù)。狀態(tài)方程:將驅(qū)動(dòng)方程代入相應(yīng)觸發(fā)器的特征方程中即可求得狀態(tài)方程。它反映時(shí)序電路的次態(tài)與輸入信號(hào)和現(xiàn)態(tài)之間的邏輯關(guān)系。因此狀態(tài)方程又稱次態(tài)方程。(5)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 組合邏輯電路和時(shí)序邏輯電路
- 時(shí)序邏輯電路介紹
- 《數(shù)字邏輯電路(a)》復(fù)習(xí)題第六章時(shí)序電路
- 第6章-時(shí)序邏輯電路
- 第32講 時(shí)序邏輯電路
- 論文時(shí)序邏輯電路的分析方法
- 基于fpga的時(shí)序邏輯電路設(shè)計(jì)
- 555時(shí)序電路
- 555時(shí)序電路
- [工學(xué)]第七章 時(shí)序邏輯電路
- 第6章時(shí)序邏輯電路課后答案
- 時(shí)序電路實(shí)驗(yàn)系統(tǒng)研究
- 第9章時(shí)序邏輯電路習(xí)題解答
- 第四章同步時(shí)序邏輯電路
- 數(shù)字電路答案第四章時(shí)序邏輯電路
- 第五章同步時(shí)序邏輯電路的習(xí)題數(shù)字邏輯
- 基于絕熱多米諾邏輯的多值時(shí)序電路研究.pdf
- 第五章同步時(shí)序電路
- 數(shù)字電子技術(shù)-06時(shí)序邏輯電路
- 紅外測(cè)距讀出電路中高速時(shí)序電路的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論