

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、1實(shí)驗(yàn)七實(shí)驗(yàn)七組合邏輯電路設(shè)計組合邏輯電路設(shè)計一、實(shí)驗(yàn)?zāi)康囊?、?shí)驗(yàn)?zāi)康?、掌握用小規(guī)模集成電路設(shè)計組合邏輯電路的方法。2、熟悉用中規(guī)模集成電路設(shè)計組合邏輯電路的方法。二、實(shí)驗(yàn)原理二、實(shí)驗(yàn)原理組合邏輯電路在邏輯功能上的特點(diǎn)是:這種電路在任何時刻的輸出僅僅取決于該時刻的輸入信號,而與這一時刻輸入信號作用前電路原來的狀態(tài)沒有任何關(guān)系。其電路結(jié)構(gòu)基本上由邏輯門電路組成,只有從輸入到輸出的通路,沒有從輸出反饋到輸入的回路,這類電路沒有記憶功能。組
2、合邏輯電路的設(shè)計就是將實(shí)際的,有因果關(guān)系的問題用一個較合理、經(jīng)濟(jì)、可靠的邏輯電路來實(shí)現(xiàn)。組合邏輯電路設(shè)計的一般過程是(1)分析事件的因果關(guān)系,并用二值邏輯的0與1列出真值表。(2)把真值表轉(zhuǎn)換為對應(yīng)的邏輯函數(shù)。(3)根據(jù)電路的具體要求和器件的資源情況等因素選定器件的類型。(4)將邏輯函數(shù)化簡或變換成與所選用的器件類型相一致。(5)根據(jù)化簡或變換后的邏輯函數(shù),畫出邏輯電路圖。(6)根據(jù)邏輯電路圖,用選定的器件實(shí)現(xiàn)具體的電路裝置,并進(jìn)行調(diào)試
3、完成。邏輯化簡是組合邏輯電路設(shè)計的關(guān)鍵步驟之一。但最簡設(shè)計不一定是最佳的,一般情況在保證速度,穩(wěn)定可靠與邏輯關(guān)系清晰的前提下,應(yīng)盡量使用最少的器件,以降低成本,減少體積。3輸入輸出ABSCO0000011010101101(2)根據(jù)真值表寫出邏輯函數(shù)S=BABA?CO=AB(3)設(shè)對半加器所用的器件類型有限制,只能用單一類型的與非門,如74LS00。(4)把S、CO的函數(shù)式轉(zhuǎn)換與所選用的器件一致,即與非―與非的關(guān)系。S==BABA?BA
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 組合邏輯電路設(shè)計實(shí)驗(yàn)報告
- 組合邏輯電路設(shè)計實(shí)驗(yàn)報告
- 試驗(yàn)六 組合邏輯電路設(shè)計
- 組合邏輯電路和多態(tài)邏輯電路設(shè)計算法研究.pdf
- 實(shí)驗(yàn)一-組合邏輯電路
- 實(shí)驗(yàn)六--組合邏輯電路的分析和設(shè)計及開關(guān)電路設(shè)計
- 組合邏輯電路和時序邏輯電路
- 實(shí)驗(yàn)3設(shè)計組合邏輯電路實(shí)驗(yàn)報告
- 組合邏輯電路的設(shè)計
- 組合邏輯電路
- 實(shí)驗(yàn)二組合邏輯電路實(shí)驗(yàn)
- 實(shí)驗(yàn)二-組合邏輯電路的設(shè)計與測試
- 組合邏輯電路-分析和設(shè)計
- 基于fpga的時序邏輯電路設(shè)計
- 門電路和組合邏輯電路
- 低功耗混合邏輯電路設(shè)計.pdf
- 組合邏輯電路的課程設(shè)計
- 實(shí)驗(yàn)1基本門電路的邏輯功能測試和組合邏輯電路
- 基于matlab的邏輯電路設(shè)計與仿真
- 組合邏輯電路——血型匹配電路
評論
0/150
提交評論