版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、上海交通大學碩士學位論文AVS和H.264雙模解碼器SoC混成架構(gòu)的設(shè)計與研究姓名:王忠平申請學位級別:碩士專業(yè):軟件工程指導教師:祝永新20080101上海交通大學工程碩士學位論文 第 II 頁 ABSTRACT As H.264 and AVS video compression technology are widely used nowadays and standard the researches on H.264 an
2、d AVS are more and more, one target is to achieve the high speed of compression on the basis of ensuring the encoding quality is not influenced. The ASIC design about H.264 decoder is successful in china and abroad, and
3、AVS decoder is new China video compression technology, which has wide future. But in comparison, encoder is more complicated in algorithm and ASIC design so that the whole world is still researching on it. As for this pr
4、oject, the target is to find a reasonable path to reuse IP hardware modules for decoding two different video compression standards streaming. We divide the software and hardware by analyzing the timing cost of H.264 and
5、AVS code. Finding out the section located at the bottom layer, much timing cost and calculating quantity, easy dividing between software and hardware, high parallel degree and low hardware spending, the architecture of s
6、oftware and hardware co-design will be realized on an ESL system simulation platform to check its function and performance, The result shows that the hardware module divided may save timing consumption by achieving the r
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- avs及h.264雙模熵解碼器的硬件設(shè)計
- 支持avs和h.264雙標準的可變長解碼器的設(shè)計
- h.264解碼器soc系統(tǒng)的實現(xiàn)
- h.264解碼器關(guān)鍵模塊及soc設(shè)計與實現(xiàn)
- h.264與avs多模視頻解碼器中環(huán)路濾波模塊的硬件設(shè)計
- h.264解碼器的優(yōu)化與實現(xiàn)
- h.264與avs高清視頻解碼器中參考數(shù)據(jù)獲取模塊的設(shè)計
- h.264解碼器的fpga驗證
- 高清h.264熵解碼器設(shè)計與實現(xiàn)
- h.264基線檔次解碼器的設(shè)計與實現(xiàn)
- avs及h.264avc視頻解碼器設(shè)計與研究
- 基于fpga的h.264視頻解碼器設(shè)計
- h.264與avs雙模視頻解碼芯片中幀內(nèi)預測模塊的設(shè)計
- h.264解碼器中宏塊解碼的研究與實現(xiàn)
- h.264解碼器熵解碼快速算法的研究
- h.264變字長解碼器的硬件設(shè)計與實現(xiàn)
- 基于fpga的h.264視頻解碼器研究
- 基于omap的h.264解碼器的實現(xiàn)
- 無線環(huán)境中h.264解碼器設(shè)計與dsp實現(xiàn)
- h.264解碼器抗誤碼技術(shù)研究
評論
0/150
提交評論