2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩73頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著軟件無線電及電子技術(shù)的飛速發(fā)展,對數(shù)據(jù)信號處理單元的功能及性能等都提出了越來越高的要求。實時性高、處理能力強、接口豐富、可擴展性強的通用并行數(shù)據(jù)信息處理平臺成為當(dāng)今的主流發(fā)展方向,廣泛用于語音、雷達、通信、導(dǎo)航等設(shè)備。本文分析了國內(nèi)外通用處理平臺的發(fā)展現(xiàn)狀,并結(jié)合當(dāng)今主流核心器件的發(fā)展現(xiàn)狀、功能特點、軟件開發(fā)平臺特性及通用處理平臺的功能性能要求,成功研制出了基于 PowerPC(MPC8280)+FPGA(XC5VSX95T)+定點

2、 DSP(TMS320C6455)+浮點 DSP(TMS320C6713)四種通用處理器架構(gòu)的綜合數(shù)據(jù)信息處理平臺,形成硬件實物及軟件開發(fā)架構(gòu),證實了方案切實可行。
  本研究主要內(nèi)容包括:⑴研究各核心處理器的性能和結(jié)構(gòu),根據(jù)需求構(gòu)建出最優(yōu)的通用并行處理平臺的架構(gòu),形成以PowerPC為對外網(wǎng)絡(luò)通信控制、兩個DSP為主要核心算法處理、FPGA為高速通信接口及內(nèi)部控制的綜合處理平臺。實現(xiàn)了各處理器及組成部分的硬件電路詳細設(shè)計,包括四

3、種處理器的硬件配置、外部SDRAM/DDR2/Flash等存儲擴展、網(wǎng)絡(luò)/串口/HPI/SRIO等接口、加載方式、復(fù)位、時鐘、電源、控制等電路設(shè)計,形成性能優(yōu)化的數(shù)據(jù)信息處理硬件平臺。⑵研究數(shù)據(jù)信息處理平臺的通信方式,形成了:外部以網(wǎng)絡(luò)為通信控制接口、SRIO為高速數(shù)據(jù)傳輸通道,內(nèi)部以HPI為控制命令通道、FPGA內(nèi)部同步雙口為數(shù)據(jù)交互通道,高速低速接口相結(jié)合、命令數(shù)據(jù)操作獨立的通信模式。有效的避免低速命令控制長時間占用處理通道開銷、中

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論