2023年全國(guó)碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩70頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、作為任務(wù)規(guī)劃系統(tǒng)核心功能,航跡規(guī)劃對(duì)提高精確制導(dǎo)武器的突防能力,實(shí)現(xiàn)對(duì)目標(biāo)的精確打擊起著重要作用。如何提高航跡規(guī)劃的速度是當(dāng)前航跡規(guī)劃研究的重要課題之一。為提高航跡規(guī)劃的速度,可以從兩方面著手,一方面是從航跡規(guī)劃算法入手,通過對(duì)航跡快速算法的研究提高航跡規(guī)劃算法的效率;另一方面是提高航跡規(guī)劃系統(tǒng)硬件平臺(tái)的性能。本文主要對(duì)航跡規(guī)劃系統(tǒng)硬件平臺(tái)進(jìn)行討論,設(shè)計(jì)了基于三片DSP(TMS320C6455)的航跡規(guī)劃系統(tǒng)硬件平臺(tái),主要包括以下幾部分

2、內(nèi)容:
   根據(jù)航跡規(guī)劃系統(tǒng)數(shù)據(jù)密集型特點(diǎn)對(duì)主要芯片進(jìn)行了選型,在選定芯片型號(hào)基礎(chǔ)上,討論了多DSP互連方案,最終確定了硬件平臺(tái)的具體系統(tǒng)方案。
   完成了硬件平臺(tái)各個(gè)模塊的設(shè)計(jì),包括PCI總線和千兆網(wǎng)對(duì)外接口的設(shè)計(jì),DDR2 SDRAM,F(xiàn)lash和I2C EEPROM存儲(chǔ)擴(kuò)展設(shè)計(jì),EMIF和McBSP互連設(shè)計(jì)以及FPGA核心電路、電源、時(shí)鐘、監(jiān)控和復(fù)位電路、JTAG接口設(shè)計(jì)等。并在高速電路設(shè)計(jì)理論指導(dǎo)下完成了系統(tǒng)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論