高分辨率示波器數(shù)據(jù)采集與處理模塊設計.pdf_第1頁
已閱讀1頁,還剩90頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、高分辨率示波器正逐漸成為電子測試儀器中一個非常重要的組成部分,它比普通示波器有著更高的測量精度,能夠更好的觀察信號的細節(jié),有著更高的信噪比。JESD204B串行傳輸協(xié)議是近幾年在模數(shù)轉(zhuǎn)換器(ADC)中發(fā)展起來的協(xié)議,它比傳統(tǒng)的并行傳輸有著巨大的優(yōu)勢,在高分辨率ADC中它的優(yōu)勢更加明顯。時間交替采樣 ADC(TIADC)是常用的提高采樣率的有效手段,但是在 JESD204B這種新興的串行傳輸協(xié)議下的時間交替采樣系統(tǒng)卻研究的很少,甚至國內(nèi)還

2、沒有相關的報道。
  論文研究設計高分辨率示波器的數(shù)據(jù)采集與處理模塊,主要研究內(nèi)容如下:(1)研究JESD204B串行傳輸協(xié)議下的TIADC系統(tǒng)。深入剖析了JESD204B
  串行傳輸協(xié)議,分析了它比傳統(tǒng)的并行傳輸?shù)木哂械膬?yōu)勢,研究 JESD204B協(xié)議構成穩(wěn)定的TIADC系統(tǒng)的條件,從系統(tǒng)時鐘、ADC和FPGA接收端研究如何實現(xiàn)JESD204B協(xié)議下的TIADC系統(tǒng)。
 ?。?)研究TIADC系統(tǒng)中的誤差校正。分析

3、TIADC系統(tǒng)中的誤差模型,提出了數(shù)理統(tǒng)計和頻譜分析的TIADC誤差估計方法,在比較數(shù)字后校正的幾種方案后在FPGA中高效的實現(xiàn)了用于校正時間誤差的FIR濾波器。
 ?。?)研究高分辨率示波器中用于提高波形捕獲率的三維映射模塊。分析了并行架構的示波器系統(tǒng),比較了高分辨率示波器與普通示波器三維映射模塊的差異,實現(xiàn)了高分辨率示波器中的三維映射。
  試驗和測試表明,本文實現(xiàn)了JESD204B串行傳輸協(xié)議下的TIADC系統(tǒng),采樣率

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論