基于FPGA的秒表檢定儀的設計.pdf_第1頁
已閱讀1頁,還剩69頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、計時器,是時間計量專業(yè)常用的計量器具,可用來產(chǎn)生、記錄、測量和校準時間信號。其中秒表不僅在國民經(jīng)濟各部門各領域、體育賽事等廣泛應用,而且與人們的日常生活密不可分。因此,時間測量是否準確、測量質(zhì)量如何評定就顯得尤為重要。
  目前市場上的秒表檢定儀大多仍采用手動控制,工作量大,效率較低,在檢定過程中機械信號與電信號相互轉(zhuǎn)換所用的設備也沒有統(tǒng)一的標準規(guī)范,各個部門以及廠家都是根據(jù)具體情境選擇適合自己的設備。本文提出并設計了基于FPGA

2、的秒表檢定儀。設計中以機/電轉(zhuǎn)換電路和撞表機構(gòu)的設計為創(chuàng)新點,選用Cyclone器件EPM1C3T100C8N作為核心控制芯片,采用verilog編程語言,在Quartus II9.0軟件開發(fā)環(huán)境下進行數(shù)字電路的設計。時間基準選取了50M的高穩(wěn)定度石英晶體振蕩器,四個數(shù)字伺服舵機MG995組成撞表機構(gòu),完成對四個秒表自動撞擊動作,旋轉(zhuǎn)編碼器、8檔波段開關以及帶燈按鍵等共同完成系統(tǒng)整體控制,并以9位LED七段顯示器和三個LED指示燈作為顯

3、示部分,共同實現(xiàn)秒表檢定。檢定儀測量范圍為10s~24h,最小分辨率為1ms。
  論文的創(chuàng)新點:
  1.檢定儀機械夾具及撞表機構(gòu)的設計;
  2.機電轉(zhuǎn)換電路設計及算法研究。
  主要工作如下:
  1.確定秒表檢定儀檢定依據(jù),通過整體需求分析制定方案。
  包括整體需求分析、器件選擇、軟硬件設計方案制定等方面。
  2.設計檢定儀面板外殼、安裝電子秒表卡槽、撞表機構(gòu),連接各個功能器件。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論