

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、邏輯分析儀是一種數(shù)據(jù)域中的新型測(cè)量?jī)x器,它相比示波器,一個(gè)明顯的優(yōu)點(diǎn)就是每次可以監(jiān)測(cè)多個(gè)信號(hào)來(lái)分析這些信號(hào)的邏輯功能,而示波器一般只有2個(gè)或4個(gè)通道,這對(duì)于監(jiān)測(cè)類(lèi)似總線(xiàn)等多個(gè)信號(hào)就有所限制。隨著集成電路向著系統(tǒng)化趨勢(shì)發(fā)展,功能也越來(lái)越復(fù)雜,相對(duì)的,在數(shù)字領(lǐng)域中的測(cè)試問(wèn)題自然也變得愈加復(fù)雜,軟硬件系統(tǒng)測(cè)試、調(diào)試、故障檢測(cè)及性能分析等問(wèn)題對(duì)邏輯分析儀的需求愈加緊張。雖然國(guó)外一些大公司也研制出高性能產(chǎn)品,但是價(jià)格很昂貴,所以邏輯分析儀的普及程
2、度一直很低。
本文設(shè)計(jì)的邏輯分析儀是參考了國(guó)外一些大公司的產(chǎn)品技術(shù),利用FPGA作為主控芯片,F(xiàn)PGA技術(shù)具有實(shí)時(shí)性、重構(gòu)性以及穩(wěn)定性好的優(yōu)點(diǎn),并且使用了VGA顯示器作為波形顯示設(shè)備,便于觀(guān)察分析,軟件部分采用了Verilog HDL硬件描述語(yǔ)言進(jìn)行編寫(xiě)。系統(tǒng)的設(shè)計(jì)模塊主要包括數(shù)據(jù)采集、觸發(fā)、存儲(chǔ)、顯示等,并使用FPGA內(nèi)部的M4K塊作為移位寄存器連續(xù)寫(xiě)入數(shù)據(jù),這種方法可以有效的提高采樣率及性能穩(wěn)定性。
本文的主要研
3、究?jī)?nèi)容如下:
首先,以國(guó)內(nèi)外主流的幾款產(chǎn)品進(jìn)行對(duì)比,對(duì)邏輯分析儀的基本功能及技術(shù)指標(biāo)的分析,合理的提出了本文設(shè)計(jì)的邏輯分析儀的組成原理及性能參數(shù)等,并認(rèn)真分析了邏輯分析儀各模塊的各種設(shè)計(jì)方案,分析每個(gè)模塊的設(shè)計(jì)方法,它的優(yōu)勢(shì)與劣勢(shì),選定一種合理的方案,根據(jù)選定的方案進(jìn)行軟件編程與設(shè)計(jì)。
其次,利用Altium Designer繪圖軟件,繪制出邏輯分析儀的電路原理圖及PCB圖,并以此圖制作出PCB電路板,并焊接測(cè)試,確
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于fpga的邏輯分析儀的設(shè)計(jì)與實(shí)現(xiàn)(1)
- 基于FPGA的虛擬邏輯分析儀的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的虛擬邏輯分析儀的設(shè)計(jì).pdf
- 基于FPGA邏輯分析儀的研制.pdf
- 基于FPGA的虛擬邏輯分析儀的研究與設(shè)計(jì).pdf
- 基于FPGA的虛擬邏輯分析儀的開(kāi)發(fā).pdf
- 虛擬邏輯分析儀的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于stm32的邏輯分析儀設(shè)計(jì)與實(shí)現(xiàn)
- 基于LabVIEW與FPGA虛擬頻譜分析儀的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 外文文獻(xiàn)原文基于fpga的邏輯分析儀設(shè)計(jì)與實(shí)現(xiàn)中英文翻譯
- 基于FPGA的電力諧波分析儀的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于USB接口的虛擬邏輯分析儀的實(shí)現(xiàn).pdf
- 基于FPGA的數(shù)字頻譜分析儀的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 在系統(tǒng)邏輯分析儀的電路設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA與多CPU電能質(zhì)量分析儀的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 串行總線(xiàn)虛擬邏輯分析儀設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于USB接口的邏輯分析儀設(shè)計(jì).pdf
- 基于FPGA的協(xié)議分析儀.pdf
- 基于FPGA的ASI-SDI碼流分析儀的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的諧波分析儀的研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論