基于憶阻器的觸發(fā)器及其應用電路的設計.pdf_第1頁
已閱讀1頁,還剩84頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著半導體晶體管特征尺寸的不斷減小,其尺寸逐漸接近理論極限值,集成電路的發(fā)展受到了極大制約。憶阻器作為與電阻、電容和電感并列的第四種基本電路元件,具有非易失性、動態(tài)阻變、高集成度、低功耗、CMOS兼容等特性,是構建數(shù)字集成電路的理想元件之一,有望為電子行業(yè)的發(fā)展帶來新的突破。
  本文對憶阻器的概念、特性、發(fā)展以及應用進行了介紹和總結,并針對現(xiàn)有觸發(fā)器電路所存在的一些問題,如存儲的數(shù)據(jù)在斷電后會丟失以及電路較為復雜等,結合憶阻器的

2、獨特性質,提出了基于閾值憶阻器的全新結構的觸發(fā)器電路,包括SR觸發(fā)器、D觸發(fā)器、T/T’觸發(fā)器、JK觸發(fā)器,不僅實現(xiàn)了現(xiàn)有的觸發(fā)器功能,還簡化了電路結構,同時憶阻器的非易失性使得觸發(fā)器電路在斷電時也不會丟失數(shù)據(jù),十分適用于電源供應不穩(wěn)定或需要休眠的場景。
  本文還對基于憶阻器的觸發(fā)器電路的應用進行了研究,通過觸發(fā)器之間的組合實現(xiàn)了結構更加復雜的兩類典型時序邏輯電路,即多種不同功能的計數(shù)器和寄存器,如異步/同步二進制計數(shù)器、異步五

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論