2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩75頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、隨著移動通信技術(shù)的迅猛發(fā)展,對信號功率和頻率的精確測量技術(shù)已成為通信測量中的關(guān)鍵環(huán)節(jié)。本課題在教研室現(xiàn)有的功率和頻率測量技術(shù)基礎(chǔ)上,結(jié)合射頻模擬前端電路的設(shè)計(jì),將功率測量和頻率測量結(jié)合于一體,提出了基于CompactPCI總線功率/頻率測量模塊設(shè)計(jì)方案,實(shí)現(xiàn)對輸入的連續(xù)波或調(diào)制脈沖信號進(jìn)行實(shí)時測量。
  本課題采用吸收式功率檢測法來實(shí)現(xiàn)對輸入信號的功率測量。利用真有效值功率測量集成芯片AD8362來實(shí)現(xiàn)輸入信號的功率和電壓的轉(zhuǎn)換,

2、再通過A/D轉(zhuǎn)換器測量電壓值,經(jīng)計(jì)算可以實(shí)現(xiàn)信號功率的精確測量;頻率測量采用預(yù)定標(biāo)法完成頻率范圍的擴(kuò)展,通過對輸入射頻信號進(jìn)行調(diào)理、分頻及整形,充分利用FPGA處理數(shù)字邏輯的靈活性及內(nèi)部PLL資源,采用基于數(shù)字移相時鐘的等精度測頻方法完成信號頻率的測量。
  設(shè)計(jì)中采用了 FPGA作為整個測量模塊核心控制器件,負(fù)責(zé)整個測量模塊的所有邏輯工作。其主要實(shí)現(xiàn)功能有:實(shí)現(xiàn)功率測量和頻率測量的同步,完成 A/D轉(zhuǎn)換器采集的數(shù)據(jù)的存儲和輸入信

3、號的頻率測量,以及完成與上位機(jī)的數(shù)據(jù)通信。設(shè)計(jì)中采用了CompactPCI工業(yè)總線來實(shí)現(xiàn)模塊與上位機(jī)快速、可靠的通信,使用專用接口芯片PCI9030簡化CompactPCI總線通信協(xié)議,降低整個接口電路設(shè)計(jì)的復(fù)雜性,加快了測量模塊的開發(fā)周期。FPGA內(nèi)部邏輯是使用Quartus II開發(fā)平臺來設(shè)計(jì)完成的,它可以完成設(shè)計(jì)輸入到硬件配置的整個設(shè)計(jì)流程。
  最后將設(shè)計(jì)模塊與相應(yīng)的驅(qū)動程序和上位機(jī)進(jìn)行聯(lián)合調(diào)試,模塊能夠正常工作,可以實(shí)現(xiàn)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論