版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、為了滿足處理多媒體應(yīng)用的需求,主流處理器廠商都在他們的通用處理器上增加了相應(yīng)的擴(kuò)展體系結(jié)構(gòu),用于提高多媒體性能。并提供了具有單指令多數(shù)據(jù)特點(diǎn)的指令集,簡稱為SIMD指令集。Altivec技術(shù)便是在PowerPC體系結(jié)構(gòu)的通用處理器上通過擴(kuò)展 PowerPC指令集實(shí)現(xiàn)對(duì)多媒體處理技術(shù)的支持的浮點(diǎn)和定點(diǎn)SIMD技術(shù)。
本文提出一個(gè)通過協(xié)處理器接口與主處理器緊耦合相連的向量協(xié)處理器,研究了Altivec的頂層控制通路以及向量協(xié)處理器
2、四個(gè)功能單元之一簡單定點(diǎn)功能單元的設(shè)計(jì)與實(shí)現(xiàn)方法,并提出了一套完善的協(xié)處理器驗(yàn)證方案,包括基于SystemVerilog驗(yàn)證平臺(tái)的軟硬件功能單元驗(yàn)證、基于軟硬件自動(dòng)比對(duì)的頂層指令集驗(yàn)證和從高級(jí)語言角度入手的頂層函數(shù)庫驗(yàn)證。整個(gè)驗(yàn)證方案具有較高的完備性、可重用性、可信度、效率和速度。
在面積方面,采用硬件復(fù)用的方法以減少簡單定點(diǎn)功能單元的面積。綜合結(jié)果顯示,采用硬件復(fù)用的方法設(shè)計(jì)的簡單定點(diǎn)功能單元較不采用硬件復(fù)用設(shè)計(jì)相比,面積減
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 一種低功耗的高性能多媒體協(xié)處理器設(shè)計(jì).pdf
- 一種RISC處理器性能模型的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高性能向量協(xié)處理器的運(yùn)算單元設(shè)計(jì)與fpga實(shí)現(xiàn)
- 高性能向量協(xié)處理器的運(yùn)算單元設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 一種高性能可擴(kuò)展公鑰密碼協(xié)處理器的研究與設(shè)計(jì).pdf
- 一種網(wǎng)絡(luò)處理器結(jié)構(gòu)級(jí)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種XML路徑語言處理器的研究和實(shí)現(xiàn).pdf
- 高性能FFT處理器的研究與FPGA實(shí)現(xiàn).pdf
- 一種高性能低壓差線性穩(wěn)壓器的實(shí)現(xiàn).pdf
- 高性能Java處理器設(shè)計(jì)研究與實(shí)現(xiàn).pdf
- 高速高性能FFT處理器的VLSI實(shí)現(xiàn)研究.pdf
- 高性能X處理器浮點(diǎn)部件的實(shí)現(xiàn)和優(yōu)化.pdf
- 高性能數(shù)字信號(hào)處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種實(shí)時(shí)成像跟蹤處理器的研究.pdf
- 高性能處理器電流測試的研究.pdf
- ESCA高性能處理器控制內(nèi)核的研究與實(shí)現(xiàn).pdf
- 基于高性能網(wǎng)絡(luò)處理器的NIPS設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種高性能資源索引服務(wù)器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種硬件多線程處理器的研究及其FPGA實(shí)現(xiàn).pdf
- 一種基于8051的安全加密微處理器設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論