

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著芯片處理速度的快速提升,對(duì)于數(shù)據(jù)傳輸速度、帶寬、實(shí)時(shí)性和穩(wěn)定性的要求也大幅度提高。IEEE1394總線作為一種串行總線,具有傳輸速率高(最高可達(dá)1600Mbps和3200Mbps)、支持實(shí)時(shí)傳輸、數(shù)據(jù)誤碼率低、帶寬容量高等優(yōu)勢(shì)。這些優(yōu)勢(shì)恰好滿足了消費(fèi)類電子的快速發(fā)展。與此同時(shí),1394總線也廣泛應(yīng)用于軍事衛(wèi)星、船舶、雷達(dá)、運(yùn)載火箭等需要高速傳輸并要求誤碼率低的數(shù)據(jù)通信設(shè)備之間。
本文主要是設(shè)計(jì)1394總線鏈路層系統(tǒng)架構(gòu)和實(shí)
2、現(xiàn)接收模塊中的內(nèi)部邏輯。對(duì)于系統(tǒng)架構(gòu)的設(shè)計(jì),本文首先按照鏈路層功能規(guī)范和1394總線協(xié)議對(duì)鏈路層模塊進(jìn)行了劃分并規(guī)定了各個(gè)模塊需要實(shí)現(xiàn)的功能。其次,本文設(shè)計(jì)模塊之間的數(shù)據(jù)流和控制流順序及方向,以便鏈路層模塊之間進(jìn)行“協(xié)作”。最后,本文設(shè)計(jì)了異步包、等時(shí)包、循環(huán)開(kāi)始包、物理層狀態(tài)信息以及確認(rèn)包的收發(fā)系統(tǒng)架構(gòu),并詳細(xì)描述信號(hào)之間的操作過(guò)程。
對(duì)于接收模塊的實(shí)現(xiàn),本文首先從該模塊功能出發(fā),將其劃分為:主要接收邏輯、重傳邏輯和反饋邏輯
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- IEEE-1394鏈路層接收機(jī)制的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于AMBA總線的IEEE1394鏈路層芯片研究與設(shè)計(jì).pdf
- DVB-H接收系統(tǒng)數(shù)據(jù)鏈路層模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- IEEE1394鏈路層設(shè)計(jì)及驗(yàn)證.pdf
- GPS接收機(jī)架構(gòu)設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
- WTB總線節(jié)點(diǎn)鏈路層設(shè)計(jì)與實(shí)現(xiàn).pdf
- IEEE1394串行總線物理鏈路層接口的設(shè)計(jì)與驗(yàn)證.pdf
- 基于IEEE 1394數(shù)據(jù)鏈路層芯片設(shè)計(jì)與驗(yàn)證.pdf
- 無(wú)人值守頻譜監(jiān)測(cè)接收機(jī)信號(hào)處理架構(gòu)設(shè)計(jì)及DSP實(shí)現(xiàn).pdf
- UHF ASK接收機(jī)系統(tǒng)結(jié)構(gòu)設(shè)計(jì)與關(guān)鍵模塊實(shí)現(xiàn)研究.pdf
- 多處理器系統(tǒng)芯片的層次化總線通訊架構(gòu)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 遠(yuǎn)程心電監(jiān)護(hù)系統(tǒng)架構(gòu)設(shè)計(jì)和數(shù)據(jù)模塊開(kāi)發(fā).pdf
- 數(shù)字電視信源解碼系統(tǒng)架構(gòu)設(shè)計(jì)與總線分析.pdf
- 系統(tǒng)架構(gòu)設(shè)計(jì)
- AVS運(yùn)動(dòng)估計(jì)模塊硬件架構(gòu)設(shè)計(jì).pdf
- 系統(tǒng)架構(gòu)設(shè)計(jì)
- 數(shù)據(jù)中心生產(chǎn)集成管理系統(tǒng)架構(gòu)設(shè)計(jì)及實(shí)現(xiàn).pdf
- 基于IEEE 1394a協(xié)議鏈路層芯片的設(shè)計(jì)與驗(yàn)證.pdf
- 基于IEEE 1394總線數(shù)控系統(tǒng)實(shí)時(shí)通信的DMA方式實(shí)現(xiàn).pdf
- 發(fā)射-接收模塊測(cè)試系統(tǒng)硬件設(shè)計(jì)與測(cè)試實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論