版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、AVS是我國最新的音視頻編碼標(biāo)準(zhǔn),具有與H.264相近的性能。AVS視頻標(biāo)準(zhǔn)采用了幀內(nèi)預(yù)測(cè)、幀間預(yù)測(cè)、分像素插值、整數(shù)變換/量化、熵編碼、環(huán)路濾波等技術(shù),在國內(nèi)多媒體領(lǐng)域獲得了越來越多的應(yīng)用。本文主要研究AVS運(yùn)動(dòng)估計(jì)算法的硬件建模。
本文設(shè)計(jì)了用于全搜素的運(yùn)動(dòng)估計(jì)硬件結(jié)構(gòu),該結(jié)構(gòu)可以實(shí)現(xiàn)16×16塊、8×16塊、16×8塊、8×8塊運(yùn)動(dòng)估計(jì)。運(yùn)算時(shí),將16×16像素大小的的宏塊分成4個(gè)不相重疊的8×8塊。運(yùn)動(dòng)估計(jì)硬件結(jié)構(gòu)包含
2、四個(gè)SAD處理模塊、一個(gè)讀寫地址/選通信號(hào)生成模塊、一個(gè)控制單元以及一個(gè)變尺寸塊運(yùn)動(dòng)估計(jì)處理單元。每個(gè)SAD處理模塊由內(nèi)部存儲(chǔ)單元和PE陣列組成,PE陣列用來計(jì)算8×8塊的SAD。每個(gè)PE陣列由8條一維脈動(dòng)陣列組成,脈動(dòng)陣列由8個(gè)絕對(duì)值單元和一個(gè)累加器組成。地址和選通信號(hào)通過計(jì)數(shù)器生成,用來產(chǎn)生內(nèi)部存儲(chǔ)模塊的讀寫信號(hào)以及條帶A和條帶B的選通信號(hào)。AVS的不同尺寸的9個(gè)子塊都可以由8×8塊組合運(yùn)算得出,通過加法樹運(yùn)算,得到16×16塊、8
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- AVS運(yùn)動(dòng)估計(jì)模塊硬件設(shè)計(jì).pdf
- 一種基于AVS標(biāo)準(zhǔn)的運(yùn)動(dòng)補(bǔ)償解碼器的硬件架構(gòu)設(shè)計(jì).pdf
- AVS編碼器中整像素運(yùn)動(dòng)估計(jì)模塊的設(shè)計(jì).pdf
- AVS中運(yùn)動(dòng)補(bǔ)償?shù)腣LSI硬件體系結(jié)構(gòu)設(shè)計(jì)與優(yōu)化.pdf
- HEVC編碼器中運(yùn)動(dòng)估計(jì)的VLSI架構(gòu)設(shè)計(jì).pdf
- 高性能運(yùn)動(dòng)估計(jì)的架構(gòu)設(shè)計(jì)與優(yōu)化的研究.pdf
- AVS編碼器關(guān)鍵模塊的硬件實(shí)現(xiàn).pdf
- 預(yù)測(cè)型改進(jìn)菱形運(yùn)動(dòng)估計(jì)算法及其硬件架構(gòu)實(shí)現(xiàn).pdf
- AVS解碼幀內(nèi)亮度預(yù)測(cè)IP模塊的硬件化設(shè)計(jì).pdf
- 風(fēng)電場(chǎng)監(jiān)控系統(tǒng)硬件架構(gòu)設(shè)計(jì)
- AVS視頻編碼器運(yùn)動(dòng)估計(jì)研究.pdf
- AVS視頻編碼中幀內(nèi)預(yù)測(cè)模塊的硬件實(shí)現(xiàn).pdf
- AVS視頻壓縮運(yùn)動(dòng)估計(jì)算法研究.pdf
- AVS-s視頻編碼器幀內(nèi)預(yù)測(cè)模塊和變換量化模塊硬件設(shè)計(jì).pdf
- 基于FPGA的FFT硬件架構(gòu)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 靈活可配的對(duì)稱密鑰算法硬件架構(gòu)設(shè)計(jì).pdf
- AVS硬件解碼器中運(yùn)動(dòng)補(bǔ)償部分的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 片內(nèi)云架構(gòu)下AVS編碼P幀的硬件實(shí)現(xiàn).pdf
- AVS視頻編碼中整數(shù)變換與運(yùn)動(dòng)估計(jì)研究.pdf
- AVS視頻解碼器運(yùn)動(dòng)補(bǔ)償模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論