基于FPGA和DSP架構(gòu)的實(shí)時(shí)高速圖像處理系統(tǒng)的硬件平臺(tái)設(shè)計(jì).pdf_第1頁(yè)
已閱讀1頁(yè),還剩78頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著科學(xué)技術(shù)的不斷發(fā)展,通信、海路交通監(jiān)測(cè)、軍事等眾多領(lǐng)域?qū)D像處理系統(tǒng)的要求越來(lái)越高,高速性、實(shí)時(shí)性已成為考量其性能的重要指標(biāo)。為突破原有圖像處理硬件平臺(tái)在傳輸和運(yùn)算方面的局限性,調(diào)研現(xiàn)有的可應(yīng)用于改善圖像處理系統(tǒng)性能的新技術(shù),提出了一種基于VPX串行總線標(biāo)準(zhǔn)下新型FPGA+DSP架構(gòu)的圖像處理硬件平臺(tái)。該硬件平臺(tái)一方面依靠VPX總線標(biāo)準(zhǔn)強(qiáng)大的帶寬、表現(xiàn)優(yōu)異的可靠性和靈活的連接方式,能提升系統(tǒng)硬件平臺(tái)的帶寬優(yōu)勢(shì)和抗惡劣環(huán)境優(yōu)勢(shì);另一方

2、面發(fā)揮了Xilinx7系列新型FPGA在功耗、處理性能、接口速度等方面的優(yōu)勢(shì),能進(jìn)一步提升系統(tǒng)硬件平臺(tái)的處理能力和帶寬。此外該系統(tǒng)保留了原有DSP+FPGA架構(gòu),使其具有處理能力強(qiáng)、通用靈活的特點(diǎn)。這些對(duì)原有優(yōu)勢(shì)技術(shù)的傳承和對(duì)新技術(shù)的采用使新的系統(tǒng)硬件平臺(tái)可以適用于大量的圖像處理應(yīng)用領(lǐng)域,同時(shí)將會(huì)使該應(yīng)用領(lǐng)域的圖像處理性能得到進(jìn)一步提升。
  本研究在整體設(shè)計(jì)方案確定后,分功能、分模塊繪制了系統(tǒng)硬件平臺(tái)的原理圖,并進(jìn)行了PCB布局

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論