基于FPGA和多核DSP的高速圖像傳輸與處理系統(tǒng)的設計.pdf_第1頁
已閱讀1頁,還剩75頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、數(shù)字信息時代為人們帶來了便利,同時也從技術(shù)上對人們提出了挑戰(zhàn),數(shù)字圖像或者視頻更是如此。面對海量數(shù)據(jù),為達到系統(tǒng)的實時性要求,數(shù)據(jù)的采集、傳輸、處理已成為該類系統(tǒng)的關(guān)鍵環(huán)節(jié)。因此,有必須在數(shù)據(jù)的傳輸、處理上進行進一步的深入研究,尋求此類問題的解決方法。
  本論文根據(jù)RFID(Radio Frequency Identification)數(shù)據(jù)密集以及高速的特點對硬件系統(tǒng)進行了設計,完成了硬件電路的方案設計,芯片選型,原理圖設計,P

2、CB(Printed Circuit Board)設計,PCI(Peripheral Component Interface)驅(qū)動程序的研究,并在多核DSP(Digital Signal Processor)上對數(shù)據(jù)進行了并行處理。其中,硬件平臺包括千兆以太網(wǎng)對外接口、PCI總線、FPGA(Field Programmable Gate Array)核心電路、DDR2 SDRAM開關(guān)電路、DDR2 SDRAM通道、多核DSP核心電路設計

3、等。
  作者使用PLX公司的PCI9056作為上位機與下位機之間數(shù)據(jù)傳輸?shù)臉蛄?在數(shù)據(jù)傳輸速度上比采用傳統(tǒng)的芯片有了飛躍。使用雙通道的DDR2 SDRAM作為 FPGA與DSP之間的數(shù)據(jù)傳輸通道,通過乒乓機制,將 FPGA從PCI9056芯片獲取的圖像數(shù)據(jù)傳輸?shù)蕉嗪薉SP。多核DSP在對接收到數(shù)據(jù)做了并行處理之后,再將處理后的結(jié)果通過HPI(Host Port Interface)總線返回給 FPGA,從而實現(xiàn)數(shù)據(jù)的高速率傳輸。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論