用于陣列傳感信號(hào)采樣的高精度采樣及VGA一體化技術(shù)研究.pdf_第1頁(yè)
已閱讀1頁(yè),還剩85頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著航天光學(xué)遙感相機(jī)成像技術(shù)的飛速發(fā)展,遙感照相機(jī)對(duì)CCD信號(hào)處理器的精度、功耗、面積提出了更高的要求。為了節(jié)省CCD信號(hào)處理器的功耗和面積,基于SMIC0.35μm3.3V CMOS工藝,本論文提出了一種集CDS(Correlated Double Sampling)及VGA(Variable Gain Amplifier)功能一體化的CDS電路,節(jié)省了芯片的功耗和面積。VGA的增益范圍為0~18dB、步長(zhǎng)為0.035dB,VGA由電

2、容陣列和開關(guān)陣列實(shí)現(xiàn),控制信號(hào)通過(guò)9位數(shù)字編程信號(hào)實(shí)現(xiàn)。
  論文主要研究CDS電路、VGA電路的基本理論及電路技術(shù)。首先,研究了采樣保持系統(tǒng)的性能參數(shù)、采樣相時(shí)的非理想效應(yīng)以及如何消除這些非理想效應(yīng)的措施。給出了CCD的工作原理及驅(qū)動(dòng)時(shí)序,研究了CDS的基本原理和三種不同結(jié)構(gòu)的CDS電路,并針對(duì)CDS電路建立簡(jiǎn)單電路模型,分析了它的噪聲特性。接著研究了VGA電路的基本理論,介紹了一些常見(jiàn)的VGA,并總結(jié)了它們的設(shè)計(jì)思想。最后,根

3、據(jù)CCD信號(hào)處理器的要求,設(shè)計(jì)了CDS及VGA一體化電路。所包含的子電路主要有:增益提升的套筒式共源共柵運(yùn)算放大器、電容陣列、共模反饋電路、時(shí)鐘產(chǎn)生電路、自舉開關(guān)。
  最后,基于SMIC0.35μm3.3V CMOS工藝下的混合信號(hào)工藝庫(kù)模型,利用Cadence spectre仿真工具對(duì)整體電路進(jìn)行仿真。仿真結(jié)果表明,CDS電路很好地抑制了CCD信號(hào)中的噪聲,極大地提高了輸出信號(hào)的信噪比。當(dāng)編程值為000000000時(shí),CDS電

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論