版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著現(xiàn)代通信技術(shù)的迅速發(fā)展,串行總線在生產(chǎn)和生活中得到了廣泛的應(yīng)用。在混合信號(hào)示波器(MSO)中開發(fā)串行總線協(xié)議分析功能,可方便用戶對(duì)串行總線信號(hào)進(jìn)行分析或調(diào)試。高速串行總線解碼與觸發(fā)技術(shù)是混合信號(hào)示波器準(zhǔn)確捕獲串行總線信號(hào)和穩(wěn)定觸發(fā)顯示其波形的關(guān)鍵技術(shù)。
USB總線和以太網(wǎng)總線是目前廣泛應(yīng)用的兩種高速串行總線。本論文主要對(duì)USB和以太網(wǎng)這兩種高速串行總線的解碼與觸發(fā)技術(shù)進(jìn)行研究與開發(fā)。論文在深入研究MSO中示波器觸發(fā)技術(shù)和這
2、兩種高速串行總線協(xié)議的基礎(chǔ)上,采用自頂而下的方法設(shè)計(jì)、實(shí)現(xiàn)了USB和以太網(wǎng)總線的解碼與觸發(fā)模塊。
論文主要工作包括以下幾方面:
1.對(duì)混合信號(hào)示波器的工作流程和觸發(fā)技術(shù)在示波器中所起作用進(jìn)行理論研究,勾畫出MSO示波器的整體設(shè)計(jì)框圖,著重指明整個(gè)信號(hào)觸發(fā)(包括總線觸發(fā))模塊在示波器中的重要位置。
2.分析USB和以太網(wǎng)總線特性,制定基于FPGA平臺(tái)的高速串行總線解碼與觸發(fā)模塊的整體設(shè)計(jì)框圖。
3.
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的串行總線解碼與觸發(fā)技術(shù)的研究與實(shí)現(xiàn).pdf
- 混合信號(hào)分析儀串行總線協(xié)議觸發(fā)與分析模塊設(shè)計(jì).pdf
- 串行總線協(xié)議分析觸發(fā)功能模塊設(shè)計(jì)研究.pdf
- RapidIO高速串行總線的研究與實(shí)現(xiàn).pdf
- 基于PCI總線的高速串行通信研究與實(shí)現(xiàn).pdf
- 高速串行總線的控制與應(yīng)用.pdf
- 高速串行總線系統(tǒng)設(shè)計(jì).pdf
- LXI觸發(fā)總線研究與實(shí)現(xiàn).pdf
- 串行現(xiàn)場(chǎng)總線協(xié)議的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于PXI總線的高速圖像采集模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于VXI總線多通道時(shí)序觸發(fā)模塊的研究與設(shè)計(jì).pdf
- 高速串行RapidIO接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于PXIe總線的高速串行背板設(shè)計(jì).pdf
- 基于PCIe的多路串行通信模塊設(shè)計(jì)與實(shí)現(xiàn).pdf
- 低速串行通信總線IP軟核的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 軟交換業(yè)務(wù)觸發(fā)檢測(cè)模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 總線化控制模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的串行總線的研究與實(shí)現(xiàn).pdf
- 視頻解碼模塊評(píng)估系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于糾錯(cuò)技術(shù)的高速串行編解碼器研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論