數(shù)字T-R測試儀離散量控制模塊設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩77頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、當(dāng)今社會(huì)已經(jīng)是一個(gè)不斷高速發(fā)展的信息化的社會(huì),隨著高新技術(shù)的不斷涌現(xiàn),測試儀器也在不斷的更新?lián)Q代以滿足對(duì)新生儀器的測試需求。
  數(shù)字T/R測試儀是采用數(shù)字電路設(shè)計(jì)實(shí)現(xiàn)對(duì)接收發(fā)送模塊性能測試的現(xiàn)代自動(dòng)測試系統(tǒng)。其設(shè)計(jì)采用自動(dòng)測試系統(tǒng)設(shè)計(jì)中當(dāng)前最流行的模塊化設(shè)計(jì)思想,將系統(tǒng)的控制測試部分劃分為三個(gè)模塊:控制計(jì)算機(jī),信號(hào)適配箱和被控測試儀器。系統(tǒng)控制測試部分中通過離散量控制模塊對(duì)四個(gè)測試模塊進(jìn)行控制。
  數(shù)字T/R測試儀離散量

2、控制模塊的設(shè)計(jì)主要包含了數(shù)據(jù)的接收和處理兩部分內(nèi)容,實(shí)現(xiàn)的手段是通過模塊硬件電路設(shè)計(jì)和FPGA邏輯電路設(shè)計(jì)來完成。
  從硬件電路設(shè)計(jì)的部分講,離散量控制模塊可分為USB接口及其外圍電路、FPGA及其外圍電路和輸出電路三部分。其中USB接口及其外圍電路部分完成了計(jì)算機(jī)與離散量控制模塊的數(shù)據(jù)傳輸,起到了信息通信的作用。FPGA及其外圍電路完成了數(shù)據(jù)處理的功能,將USB接口接受的數(shù)據(jù)進(jìn)行處理,轉(zhuǎn)換成RS485、LVDS、地/開離散量和

3、功率地/開離散量四個(gè)模塊的輸出控制信號(hào)。輸出電路將FPGA傳輸出來的控制信號(hào)轉(zhuǎn)變?yōu)殡x散量控制模塊的輸出控制信號(hào)。
  FPGA邏輯電路的設(shè)計(jì)包括了USB數(shù)據(jù)接收、接收數(shù)據(jù)處理和輸出電路三部分。USB數(shù)據(jù)接收模塊將USB接口傳輸?shù)紽PGA的數(shù)據(jù)進(jìn)行接收。接收數(shù)據(jù)處理模塊是將接收到的數(shù)據(jù)根據(jù)數(shù)據(jù)結(jié)構(gòu)定義依照地址位進(jìn)行分配。輸出電路模塊將處理后的數(shù)據(jù)轉(zhuǎn)變成相應(yīng)的控制信號(hào)輸出。其中LVDS模塊包括HDLC模塊和LVDS輸出模塊。HDLC模

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論