版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著半導(dǎo)體工藝和計(jì)算機(jī)體系結(jié)構(gòu)的不斷發(fā)展,高性能處理器的運(yùn)行速度和存儲(chǔ)器運(yùn)行速度之間的差異變得愈加明顯,成為制約處理器性能提升的因素之一。從指令執(zhí)行的角度分析,解決存儲(chǔ)墻問(wèn)題就是提高存儲(chǔ)指令的執(zhí)行效率。論文以存取隊(duì)列為研究突破口,對(duì)高性能處理器中的存取關(guān)鍵技術(shù)進(jìn)行了研究和設(shè)計(jì)。
本論文對(duì)高性能處理器中的隊(duì)列設(shè)計(jì)和主要的優(yōu)化方法進(jìn)行研究,在載入指令重新執(zhí)行和“存儲(chǔ)脆弱窗”算法的基礎(chǔ)上,提出新的隊(duì)列設(shè)計(jì)方案,稱(chēng)為ESVW。新的設(shè)計(jì)
2、充分利用載入和存儲(chǔ)數(shù)據(jù)的局部性,進(jìn)一步降低存儲(chǔ)系統(tǒng)被訪(fǎng)問(wèn)的頻率?;谙嗤脑O(shè)計(jì)思路,論文將存取隊(duì)列和分布式設(shè)計(jì)的思想引入陣列處理器設(shè)計(jì),提出基于存取隊(duì)列和分布式緩存的處理器架構(gòu),充分利用DSP陣列處理器中載入和存儲(chǔ)數(shù)據(jù)的局部性,緩解非規(guī)則數(shù)據(jù)存取操作靈活性差的問(wèn)題,使存儲(chǔ)帶寬不再成為性能提升的瓶頸。
論文完成ESVW的RTL設(shè)計(jì)和邏輯綜合,并對(duì)性能、面積等參數(shù)進(jìn)行分析。借助SimpleScalar仿真器和SPEC測(cè)試程序,證實(shí)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于三維SiP的高性能微處理器熱能關(guān)鍵技術(shù)研究.pdf
- 四核高性能片上處理器核心數(shù)據(jù)存取機(jī)制設(shè)計(jì)
- 四核高性能片上處理器核心數(shù)據(jù)存取機(jī)制設(shè)計(jì).pdf
- 多處理器片上系統(tǒng)高性能總線(xiàn)互聯(lián)關(guān)鍵技術(shù)研究.pdf
- 超標(biāo)量微處理器關(guān)鍵技術(shù)的研究與設(shè)計(jì).pdf
- 異構(gòu)多核網(wǎng)絡(luò)處理器中高性能共享存儲(chǔ)器系統(tǒng)關(guān)鍵技術(shù)研究.pdf
- SDR處理器關(guān)鍵技術(shù)研究.pdf
- 高性能Java處理器設(shè)計(jì)研究與實(shí)現(xiàn).pdf
- 網(wǎng)絡(luò)處理器軟件平臺(tái)關(guān)鍵技術(shù).pdf
- 多線(xiàn)索處理器關(guān)鍵技術(shù)的研究.pdf
- 高性能BWDSP處理器指令Cache研究與設(shè)計(jì).pdf
- 高性能X處理器浮點(diǎn)部件的實(shí)現(xiàn)和優(yōu)化.pdf
- 高性能數(shù)字信號(hào)處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于高性能網(wǎng)絡(luò)處理器的NIPS設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高性能專(zhuān)用數(shù)字協(xié)處理器的設(shè)計(jì)與測(cè)試.pdf
- 高性能微處理器門(mén)控電源設(shè)計(jì)技術(shù)研究.pdf
- 利用GPU核心技術(shù)提高處理器性能的關(guān)鍵技術(shù)的研究.pdf
- 高性能處理器電流測(cè)試的研究.pdf
- 高性能FFT處理器的研究與FPGA實(shí)現(xiàn).pdf
- 嵌入式多核處理器設(shè)計(jì)與實(shí)現(xiàn)關(guān)鍵技術(shù)研究.pdf
評(píng)論
0/150
提交評(píng)論