用于數(shù)字輸出傳感器的I2C-SPI總線設(shè)計.pdf_第1頁
已閱讀1頁,還剩64頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、在今天這個數(shù)字集成電路飛速發(fā)展的信息時代,傳感器也逐步向數(shù)字化、高度集成化邁進(jìn),數(shù)字化傳感器所采集的數(shù)據(jù),需要通過總線傳送至處理器中,而總線就是它們之間的這座橋梁。SPI和I2C這兩種串行總線具有電路結(jié)構(gòu)簡單以及應(yīng)用范圍廣泛等優(yōu)勢,因此本課題選擇SPI和I2C這兩種通用串行接口技術(shù)來實現(xiàn)數(shù)字化傳感器的應(yīng)用需求。
  本課題在深入研究了SPI和I2C總線結(jié)構(gòu)、工作原理以及總線規(guī)范基礎(chǔ)之上,并針對課題的特殊情況,將其單工功能加以實現(xiàn),

2、即設(shè)計作為從設(shè)備的數(shù)字化傳感器的總線接口。首先,利用Modelsim開發(fā)工具使用VerilogHDL編寫RTL級代碼,描述電路邏輯功能,并用軟件分別模擬主設(shè)備和從設(shè)備,對RTL級代碼進(jìn)行了功能仿真驗證。其次,將通過功能仿真的RTL級代碼針對AlteraFPGA進(jìn)行代碼重構(gòu),將重構(gòu)后的代碼下載到AlteraFPGA開發(fā)平臺上進(jìn)行FPGA原型驗證,從而驗證了代碼在邏輯功能上的正確性。然后,利用綜合工具,對SPI和I2C總線RTL級代碼進(jìn)行邏

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論