同步串行通訊I2C總線的設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩70頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、I2C總線是一種高性能芯片間串行同步傳輸總線,能方便地構(gòu)成多機(jī)系統(tǒng)和外圍器件擴(kuò)展系統(tǒng),而成為芯片產(chǎn)品一種中不可缺少的工業(yè)標(biāo)準(zhǔn)模塊。自主研發(fā)I2C總線可降低購買I2C總線IP核帶來的產(chǎn)品附加成本,并可有效地解決I2C總線IP核與芯片內(nèi)部的匹配連接,從而提高產(chǎn)品質(zhì)量。
   論文采用數(shù)字電路的設(shè)計(jì)方法進(jìn)行了I2C總線設(shè)計(jì)、流片,并成功地應(yīng)用于溫度傳感器芯片中。本文主要的研究工作和研究成果如下:
   1、針對I2C總線的核心

2、構(gòu)成和芯片產(chǎn)品的特點(diǎn),將I2C總線的性能解析為啟動/停止檢測模塊、時(shí)序控制模塊、串-并轉(zhuǎn)換模塊和接口模塊,以此給定了總體的設(shè)計(jì)方案。
   2、用Verilog HDL設(shè)計(jì)I2C總線電路,改進(jìn)了使用電路原理圖輸入方法中的缺陷,縮短了開發(fā)周期。
   3、利用Synopsys DC工具,綜合輸入延時(shí)、輸入驅(qū)動能力、輸出負(fù)載、工作環(huán)境等多種因素,開發(fā)了接近真實(shí)情況的I2C腳本文件的程序,以此快速輸出了時(shí)間、面積、節(jié)點(diǎn)和邏輯單

3、元延時(shí)的信息報(bào)告。
   4、借助DRC/LVS工具,解決了I2C總線電路自動布局布線后版圖出錯驗(yàn)證的問題。
   5、開發(fā)了PIC16F73單片機(jī)編程控制和ASL1000TM測試機(jī)臺內(nèi)測試參數(shù)設(shè)置,進(jìn)行I2C總線中多種功能和參數(shù)測試的流程。流片后芯片的測試表明,設(shè)計(jì)的芯片滿足了I2C總線標(biāo)準(zhǔn)和快速模式的要求。
   I2C總線的設(shè)計(jì)降低了芯片開發(fā)的費(fèi)用,對于該設(shè)計(jì)的引用減少了設(shè)計(jì)者的重復(fù)勞動,提高工作效率,縮短

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論