版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、可編程邏輯陣列(PLA)是一種可以實現(xiàn)組合邏輯功能的可編程邏輯器件,其邏輯功能由用戶自定義,具有實現(xiàn)靈活、集成度高、處理速度快和可靠性強(qiáng)等特點,在電域中有非常廣泛的應(yīng)用。而在光域,雖然基礎(chǔ)全光邏輯門已經(jīng)發(fā)展的相對比較成熟,并在包頭檢測、光路由、光標(biāo)簽交換等網(wǎng)絡(luò)節(jié)點信號處理中有著巨大的應(yīng)用潛力,但對于更復(fù)雜的邏輯功能,還需找到簡單靈活的可重構(gòu)方案,才能提高其在高性能計算和光網(wǎng)絡(luò)中利用的可能性。全光可編程邏輯陣列就是很好的解決方法。
2、 本論文在詳細(xì)分析全光可編程邏輯陣列的研究現(xiàn)狀,以及光域中實現(xiàn)可編程邏輯陣列所面臨問題的基礎(chǔ)上,提出了一種以標(biāo)準(zhǔn)邏輯單元為基礎(chǔ)構(gòu)建的全光可編程邏輯陣列(CLUs-PLA)。主要研究成果包括以下內(nèi)容:
(1)詳細(xì)介紹了標(biāo)準(zhǔn)邏輯單元(CLUs)的特點和性質(zhì),提出了完備的標(biāo)準(zhǔn)邏輯單元可作為組合邏輯函數(shù)一組基的概念,利用這組基即可實現(xiàn)任意組合邏輯功能。對可編程邏輯陣列各部分的結(jié)構(gòu)和功能進(jìn)行了詳細(xì)介紹,并分析得出目前光域?qū)崿F(xiàn)可編程邏輯
3、陣列面臨的最主要問題是或陣列難以實現(xiàn)。針對這一問題,結(jié)合CLUs特性,提出了利用CLUs構(gòu)成全光可編程邏輯陣列的方案(CLUs-PLA)。相對于傳統(tǒng)PLA,CLUs-PLA的輸入光路僅需單個無源DI即可實現(xiàn),與陣列由標(biāo)準(zhǔn)邏輯單元陣列取代,通過直接耦合的方式即可實現(xiàn)或操作。因此,如何用簡單的方法高效地實現(xiàn)標(biāo)準(zhǔn)邏輯單元陣列成為實現(xiàn)CLUs-PLA的關(guān)鍵。
(2)結(jié)合SOA中的XGM效應(yīng),利用SOA級聯(lián)濾波器結(jié)構(gòu),對實現(xiàn)標(biāo)準(zhǔn)邏輯單元
4、展開了研究。詳細(xì)介紹了研究中所用的SOA理論模型,該模型考慮了載流子加熱和光譜燒孔兩種帶內(nèi)效應(yīng),更適合處理高速信號。同時,對SOA級聯(lián)濾波器的結(jié)構(gòu)進(jìn)行了數(shù)值分析,理論驗證了利用該方法實現(xiàn)標(biāo)準(zhǔn)邏輯單元的可行性。在此基礎(chǔ)上,實驗驗證了40Gb/s兩輸入和三輸入全套標(biāo)準(zhǔn)邏輯單元,最大項單元可由最小項單元得到。隨后,對方案進(jìn)行了擴(kuò)展,通過SOA級聯(lián)的方式成功實現(xiàn)了40Gb/s四輸入全套標(biāo)準(zhǔn)邏輯單元。該方案具有強(qiáng)大的可重構(gòu)性和串行擴(kuò)展性,根據(jù)邏輯
5、表達(dá)式的不同變換式,即可采用不同的級聯(lián)方式對方案進(jìn)行擴(kuò)展。
(3)采用SOA-Sagnac環(huán)結(jié)構(gòu)和SOA中XPM效應(yīng)實現(xiàn)了全套標(biāo)準(zhǔn)邏輯單元。對SOA-Sagnac環(huán)結(jié)構(gòu)進(jìn)行了等效和數(shù)值模擬,證明了該方案實現(xiàn)標(biāo)準(zhǔn)邏輯單元的可能性;基于數(shù)值模擬,實驗驗證了20Gb/s標(biāo)準(zhǔn)邏輯單元A+B,A+B+C和-A-B,-A-B-C;在此基礎(chǔ)上,將信號速率提高到了42Gb/s,并結(jié)合輸入光路,實驗驗證了三輸入全套標(biāo)準(zhǔn)邏輯單元,這也是首次基于S
6、OA-Sagnac環(huán)結(jié)構(gòu)實現(xiàn)了多輸入高速信號的邏輯操作。該方案工作于并行模式,最小項單元和最大項單元可以在環(huán)的不同輸出端口同時得到,并且只需在控制光端口直接接入新的信號即可實現(xiàn)多輸入邏輯單元。
(4)利用HNLF中FWM效應(yīng),實現(xiàn)了全套同步多輸入標(biāo)準(zhǔn)邏輯單元?;诜植礁道锶~變換的方法,模擬了HNLF中40Gb/s三路RZ信號的同步多輸入與門,同時在九個閑頻光信道實現(xiàn)了兩輸入和三輸入的與邏輯單元,理論驗證了同步多輸入邏輯單元的可
7、行性。結(jié)合輸入光路,實驗實現(xiàn)了40Gb/s同步多輸入標(biāo)準(zhǔn)邏輯單元,分別在五個閑頻光信道實現(xiàn)了兩輸入和三輸入的全套標(biāo)準(zhǔn)邏輯單元?;趯嶒灲Y(jié)果,提出了利用同步多輸入標(biāo)準(zhǔn)邏輯單元構(gòu)建擴(kuò)展型CLUs-PLA,并對CLUs-PLA的計算容量進(jìn)行了定義。針對三輸入的情況,擴(kuò)展型CLUs-PLA的計算容量是標(biāo)準(zhǔn)型CLUs-PLA的2.3倍,且當(dāng)所有閑頻光的波長都相互獨立時,擴(kuò)展型CLUs-PLA的計算容量將達(dá)到標(biāo)準(zhǔn)型CLUs-PLA計算容量的3.6倍
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 多值可編程邏輯陣列的優(yōu)化設(shè)計研究.pdf
- 現(xiàn)場可編程邏輯門陣列建模方法的研究.pdf
- FPGA中可編程邏輯單元的設(shè)計與研究.pdf
- 0.18umfpga可編程邏輯單元設(shè)計與實現(xiàn)
- 現(xiàn)場可編程邏輯門陣列(FPGA)技術(shù)的應(yīng)用研究.pdf
- 可編程邏輯器件設(shè)計技巧
- 可編程邏輯控制器plc
- 外文翻譯---可編程邏輯控制器
- 一款FPGA可編程邏輯塊的全定制設(shè)計.pdf
- 外文翻譯--可編程邏輯控制器
- 可編程邏輯控制器 外文翻譯
- 外文翻譯--可編程邏輯控制器
- 可編程邏輯控制器外文翻譯
- 外文翻譯----可編程邏輯控制器
- 現(xiàn)場可編程邏輯系統(tǒng)的設(shè)計技巧
- 基于可編程邏輯原理的微機(jī)保護(hù)實驗裝置設(shè)計.pdf
- 冗余可編程邏輯控制器的應(yīng)用.pdf
- 基于65nm工藝的FPGA可編程邏輯塊的全定制設(shè)計.pdf
- 基于VHDL語言的可編程邏輯器件仿真研究.pdf
- 基于IEC 61850的可編程邏輯配置工具開發(fā)——邏輯組態(tài)的設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論