多信道通信SoC驗證平臺設計.pdf_第1頁
已閱讀1頁,還剩80頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、SoC(System On Chip)作為目前集成電路設計的一種發(fā)展趨勢,其市場已經(jīng)十分廣闊,而驗證一直是SoC設計流程中至關重要的一環(huán),約占SoC設計80%左右的時間,SoC和ASIC的最大區(qū)別是SoC具有更大規(guī)模和更高的系統(tǒng)復雜性,設計中除了使用大量硬件IP之外,SoC還需要考慮硬件之外的因素,如固件和軟件、操作系統(tǒng)、驅動程序以及應用程序等口,這就要求在SOC驗證中要同時考慮硬件和軟件的驗證,以確保設計的軟件和硬件具有良好的兼容性。

2、板級驗證可以很好的滿足SoC驗證的這些需求,可以在很大程度上加速其驗證流程。
  傳統(tǒng)的硬件驗證平臺大多基于FPGA芯片,隨著SoC功能越來越完善、規(guī)模越來越大,單純基于FPGA芯片的驗證平臺已經(jīng)難以滿足SoC驗證的需要。本文在傳統(tǒng)FPGA驗證技術的基礎上設計出一款基于FPGA加多核DSP的多信道通信SoC驗證平臺。本文首先對板級驗證的特點及其優(yōu)缺點進行了分析,指出了板級驗證的必要性及局限性。然后本文從平臺架構出發(fā),提出Pin-t

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論