快速跳頻頻率合成器的研制.pdf_第1頁(yè)
已閱讀1頁(yè),還剩67頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、頻率源是跳頻通信系統(tǒng)的關(guān)鍵組成部分之一,其性能直接影響到通信質(zhì)量的好壞。本論文結(jié)合跳頻通信系統(tǒng)指標(biāo)要求,研究低相噪高捷變寬頻帶頻率合成器設(shè)計(jì)的相關(guān)技術(shù)和實(shí)現(xiàn)問(wèn)題。鎖相環(huán)(PLL)頻率合成技術(shù)是比較成熟的頻率合成技術(shù),它有輸出頻率高、雜散抑制性能好的優(yōu)點(diǎn),其缺點(diǎn)是頻率轉(zhuǎn)換速度慢,頻率分辨率不夠高。而直接數(shù)字頻率合成(DDS)技術(shù)以其頻率切換速度快、頻率分辨率高和輸出相位噪聲低等優(yōu)點(diǎn),得到了廣泛的關(guān)注,但是由于其全數(shù)字的結(jié)構(gòu),存在輸出帶寬窄

2、和雜散抑制差的缺點(diǎn)。
   本文結(jié)合DDS和PLL的優(yōu)點(diǎn),利用PLL與DDS環(huán)外混頻方案設(shè)計(jì)了跳頻頻率合成器。PLL工作在固定的頻點(diǎn)上,輸出高頻率信號(hào),具有良好的相位噪聲;而DDS采用FPGA進(jìn)行并行配置,具有很快的頻率轉(zhuǎn)換速度和頻率分辨率。通過(guò)與PLL混頻之后,其頻率轉(zhuǎn)換時(shí)間完全與DDS決定,能夠產(chǎn)生快速跳變的頻率輸出,而且快速頻率跳變能夠提高跳頻系統(tǒng)的安全性、抗干擾、抗截獲能力。由于PLL輸出頻率較高,則混頻后能夠得到很高的

3、頻率輸出。
   本文對(duì)所設(shè)計(jì)的頻率合成器中的關(guān)鍵參數(shù):相位噪聲、雜散抑制、頻率分辨率、頻率轉(zhuǎn)換時(shí)間進(jìn)行了分析和仿真;重點(diǎn)對(duì)鎖相環(huán)的相位噪聲來(lái)源進(jìn)行了分析,設(shè)計(jì)合理的濾波器對(duì)相位噪聲進(jìn)行優(yōu)化;頻率合成器的雜散抑制指標(biāo)也是決定其性能的一個(gè)重要方面,主要是對(duì)雜散抑制濾波器設(shè)計(jì)的要求,文章中使用實(shí)際元件的S參數(shù)模型來(lái)設(shè)計(jì)LC濾波器,達(dá)到了滿意的設(shè)計(jì)效果。本文對(duì)所設(shè)計(jì)的關(guān)鍵器件進(jìn)行了功能描述和電路原理設(shè)計(jì),并給出了系統(tǒng)總體的配置流程步驟

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論