快速鎖定PLL頻率合成器的研制.pdf_第1頁
已閱讀1頁,還剩76頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、頻率合成技術(shù)作為頻率源的主要方向被越來越多的應(yīng)用于現(xiàn)代電子通信系統(tǒng)中,扮演了極為重要的角色。由于近年4G通信和物聯(lián)網(wǎng)等產(chǎn)業(yè)的不斷發(fā)展,無線通信對數(shù)據(jù)傳輸率的要求逐漸提高,射頻前端的本振頻率源成為設(shè)計的關(guān)鍵環(huán)節(jié)。頻率合成器的跳頻時間決定了通信系統(tǒng)的信道切換速度,特別在軍事跳頻通信,跳頻速度越快越難以被跟蹤,這有利于提高通信的安全性。更高的集成度、更寬的工作頻率、更低的雜散和相位噪聲以及更快的鎖定時間一直是國內(nèi)外研究鎖相環(huán)頻率綜合器的熱點。

2、
  本文首先介紹了頻率源的技術(shù)背景、實現(xiàn)方式及國內(nèi)外的發(fā)展狀況。接著論述了鎖相頻率合成技術(shù)的基本指標和理論。然后在分析項目指標的基礎(chǔ)上,著重討論了提高跳頻時間的方案,包括DDS與PLL的混合結(jié)構(gòu),電壓預(yù)置法,動態(tài)環(huán)路帶寬法,分析其優(yōu)缺點。在綜合考慮雜散、相位噪聲等指標的條件下,提出了基于小數(shù)分頻鎖相環(huán)的動態(tài)環(huán)路帶寬法,設(shè)計出環(huán)路結(jié)構(gòu),并對比ADIsimPLL和ADS兩個軟件的仿真結(jié)果,驗證了可行性也指出了跳頻時間的不足,因此提出

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論