2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩117頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、超大規(guī)模集成(VLSI)電路產(chǎn)品的開發(fā)流程主要包括設(shè)計(jì)、制造、測(cè)試和封裝四個(gè)步驟。測(cè)試是芯片產(chǎn)品規(guī)?;a(chǎn)的重要環(huán)節(jié),其目標(biāo)是檢測(cè)制造工藝過程引起的電路故障。VLSI電路制造測(cè)試方法主要有基于ATE的外部測(cè)試、內(nèi)建自測(cè)試(BIST)和基于測(cè)試資源劃分(TRP)的優(yōu)化測(cè)試。VLSI工藝與設(shè)計(jì)技術(shù)的進(jìn)步使基于芯核的系統(tǒng)芯片(SoC)得到迅速發(fā)展。然而,測(cè)試數(shù)據(jù)量的膨脹和測(cè)試訪問的復(fù)雜性,使測(cè)試成本大幅上升,SoC測(cè)試面臨很大挑戰(zhàn)。最小化測(cè)試

2、應(yīng)用時(shí)間可以降低SoC測(cè)試成本和測(cè)試功耗。優(yōu)化TRP是降低SoC測(cè)試應(yīng)用時(shí)間的主要技術(shù),包括測(cè)試數(shù)據(jù)壓縮(TDC)、可測(cè)性設(shè)計(jì)(DFT)和測(cè)試調(diào)度技術(shù)。本學(xué)位論文在綜述近年來TRP技術(shù)相關(guān)領(lǐng)域國內(nèi)外研究工作的基礎(chǔ)上,以最小化SoC測(cè)試應(yīng)用時(shí)間為目標(biāo),開展創(chuàng)新的SoC測(cè)試數(shù)據(jù)壓縮、測(cè)試訪問與應(yīng)用結(jié)構(gòu)優(yōu)化技術(shù)研究。
   芯核測(cè)試鏈的平衡劃分可以降低SoC測(cè)試應(yīng)用時(shí)間和ATE存儲(chǔ)開銷。本文針對(duì)測(cè)試訪問機(jī)制(TAM)約束的硬核測(cè)試鏈劃

3、分問題,提出了一種優(yōu)化的求解方案。建議方案應(yīng)用最大處理器時(shí)間(LPT)算法得到一個(gè)初始劃分,結(jié)合迭代技術(shù),從當(dāng)前劃分中選取長度差最大的二條測(cè)試鏈,應(yīng)用所提出的最佳交換遞減(BID)算法對(duì)其中一對(duì)單元實(shí)施最佳交換。將建議方案用于ITC'02基準(zhǔn)電路典型芯核的測(cè)試鏈平衡劃分。結(jié)果表明,與現(xiàn)有技術(shù)實(shí)驗(yàn)結(jié)果比較,采用本文技術(shù)可以生成更加平衡的芯核測(cè)試鏈劃分,而且算法的收斂性好,計(jì)算時(shí)間適中。
   有效利用電路測(cè)試集中大量存在的無關(guān)位(

4、x),可以提高測(cè)試數(shù)據(jù)壓縮率。論文通過引入一種新穎的x位動(dòng)態(tài)傳播與回溯賦值策略,對(duì)基本的模式游程(PRL)編碼技術(shù)進(jìn)行擴(kuò)展(EPRL)。在模式游程編碼壓縮過程中,通過模式異或運(yùn)算將當(dāng)前停止游走的參考模式中不再有用的無關(guān)位,傳播到下一個(gè)參考模式,從而增加新的參考模式與后續(xù)待編碼模式之間的編碼相容概率,而這種x位動(dòng)態(tài)傳播策略的有效性,可以通過對(duì)已編碼模式中x位的回溯賦值來確認(rèn)。論文演示了建議策略在測(cè)試數(shù)據(jù)壓縮中的應(yīng)用。實(shí)驗(yàn)結(jié)果表明,與最近報(bào)

5、道TDC技術(shù)相比,建議方案能有效改善測(cè)試數(shù)據(jù)壓縮率,而相應(yīng)的解壓器電路很簡單。
   在上述研究工作的基礎(chǔ)上,提出了一種芯核聯(lián)合的SoC測(cè)試數(shù)據(jù)壓縮與應(yīng)用方案。通過合并SoC的多個(gè)芯核測(cè)試集,進(jìn)行統(tǒng)一的EPRL編碼壓縮,從而更充分地利用之前提出的無關(guān)位傳播策略。同時(shí),提出了一種可重配置的芯核聯(lián)合掃描測(cè)試結(jié)構(gòu),配合芯核聯(lián)合的測(cè)試數(shù)據(jù)壓縮/確壓技術(shù),實(shí)現(xiàn)SoC多芯核的聯(lián)合測(cè)試應(yīng)用。實(shí)驗(yàn)將建議方案應(yīng)用于ISCAS'89電路為芯核構(gòu)成的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論