版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、GPON無源光網(wǎng)絡(luò)以其獨特優(yōu)勢在寬帶網(wǎng)中已經(jīng)開始規(guī)模化的應(yīng)用。GPONOLT側(cè)的光突發(fā)接收模塊是GPON無源光網(wǎng)絡(luò)關(guān)鍵部分,它的性能直接影響了GPON光網(wǎng)絡(luò)中局端的數(shù)據(jù)處理能力。由于目前市場推出的應(yīng)用于測試GPON光突發(fā)接收模塊誤碼性能的成熟商用測試設(shè)備不多,且價格相當(dāng)昂貴。針對這一現(xiàn)象,本文提出一種適用于GOPN OLT突發(fā)接收模塊可靠性測試的高速突發(fā)模式誤碼測試系統(tǒng)的設(shè)計和實現(xiàn)方案。
由于GPON上行數(shù)據(jù)不同于一般信號
2、的特點給突發(fā)模式誤碼測試系統(tǒng)設(shè)計帶來了兩大設(shè)計難點:一是在突發(fā)模式誤碼測試系統(tǒng)發(fā)送端要產(chǎn)生能模擬GPON上行突發(fā)數(shù)據(jù)的碼流;二是突發(fā)模式誤碼測試系統(tǒng)接收端在誤碼比對前要實現(xiàn)在十幾比特內(nèi),對具有相位跳變特點的信號進行時鐘提取和數(shù)據(jù)恢復(fù),并且在誤碼比對時須濾除前導(dǎo)碼和定界符,僅對有效數(shù)據(jù)進行誤碼統(tǒng)計。因此,對突發(fā)模式誤碼測試系統(tǒng)的定義要區(qū)別于一般的連續(xù)模式的誤碼測試設(shè)備:一方面是發(fā)送端的發(fā)送數(shù)據(jù)的格式不同,另一方面是接收端的誤碼比對和統(tǒng)計的
3、實現(xiàn)方法不同。綜上所述,突發(fā)模式誤碼測試系統(tǒng)完成兩個功能:一是對突發(fā)光接收模塊的響應(yīng)時間進行測試,二是將數(shù)據(jù)包中的包頭數(shù)據(jù)濾除,只對有效載荷進行誤碼統(tǒng)計。
在本論文中,根據(jù)GPON上行數(shù)據(jù)的特點并結(jié)合FPGA技術(shù)提出了基于FPGA實現(xiàn)的高速突發(fā)模式誤碼測試系統(tǒng)的設(shè)計方案。該測試系統(tǒng)的發(fā)送端利用FPGA的邏輯產(chǎn)生能夠模擬GPON上行的具有相位突變和幅度不均衡特點的突發(fā)數(shù)據(jù);接收端能夠在12比特的時間內(nèi)完成對突發(fā)數(shù)據(jù)的時鐘提取
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的高速誤碼測試系統(tǒng)硬件電路設(shè)計與實現(xiàn).pdf
- 基于FPGA的信道誤碼測試儀設(shè)計與實現(xiàn).pdf
- 基于SI5040的高速誤碼測試系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于VSC8248的高速誤碼測試系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于FPGA的誤碼儀的設(shè)計與實現(xiàn).pdf
- 基于STM32高速誤碼測試儀的設(shè)計與實現(xiàn).pdf
- 基于LabVIEW的突發(fā)誤碼儀的上位機設(shè)計與實現(xiàn).pdf
- 基于FPGA的誤碼率測試儀設(shè)計.pdf
- 基于FPGA的智能誤碼測試儀.pdf
- 基于FPGA的誤碼儀的研究與設(shè)計.pdf
- 基于FPGA的誤碼率測試儀的設(shè)計.pdf
- 基于FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于FPGA控制的高速數(shù)據(jù)采集系統(tǒng)設(shè)計與實現(xiàn).pdf
- 基于FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于FPGA的高速傳輸接口的設(shè)計與實現(xiàn).pdf
- 基于FPGA的高速大容量存儲系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于FPGA的高速串行傳輸交換系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于FPGA的多路高速串口設(shè)計與實現(xiàn).pdf
- 基于FPGA和ARM高速圖像采集系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于10Gbps光收發(fā)器的高速誤碼測試系統(tǒng)的設(shè)計.pdf
評論
0/150
提交評論