

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、在當(dāng)今的電子系統(tǒng)設(shè)計(jì)中,內(nèi)存被使用的越來越多,并且對(duì)內(nèi)存的要求也越來越高,要求DDR SDRAM的存取速度盡可能的快,容量盡可能的大。而DDR SDRAM接口電路設(shè)計(jì)技術(shù)是制約內(nèi)存使用性能提高的關(guān)鍵,在目前市場(chǎng)上內(nèi)核工作頻率達(dá)到幾個(gè)GHz的情況下,DDR SDRAM接口電路的工作頻率卻一般在幾百M(fèi)Hz以下。接口電路己經(jīng)成為集成電路快速發(fā)展的一個(gè)瓶頸。為了解決傳統(tǒng)內(nèi)存接口電路工作頻率低的問題,出現(xiàn)了專用于內(nèi)核和DDR SDRAM之間的接口
2、標(biāo)準(zhǔn)SSTL。本文基于0.13μm標(biāo)準(zhǔn)CMOS工藝,全訂制設(shè)計(jì)了一款應(yīng)用于內(nèi)存控制器中,工作頻率為400MHz物理層的SSTL接口電路。
本文首先介紹了課題背景、研究現(xiàn)狀以及 SSTL接口電路的相關(guān)理論。然后介紹了SSTL接口電路的設(shè)計(jì)。SSTL接口電路共分為兩個(gè)部分:SSTL I/O Buffer和SSTL時(shí)序控制電路。SSTL I/O Buffer包括輸入Buffer,輸出Buffer和片內(nèi)終端ODT。輸入Buffer中設(shè)
3、計(jì)了測(cè)試和靜電保護(hù)電路,輸出Buffer中采用電流驅(qū)動(dòng)的方式提高了電路的工作頻率和驅(qū)動(dòng)能力,片內(nèi)終端ODT可防止信號(hào)在輸出端形成反射。SSTL時(shí)序控制電路包括數(shù)據(jù)通道和控制通道兩個(gè)子模塊,電路中采用對(duì)稱匹配性設(shè)計(jì)提高了時(shí)序控制的準(zhǔn)確度。另外,SSTL接口電路中輸出供電電源和內(nèi)部電路工作電源使用兩種相互獨(dú)立的電源,不僅避免了電源之間的串?dāng)_,而且降低了電路的功耗。最后,對(duì)SSTL接口電路進(jìn)行了電路仿真、版圖設(shè)計(jì)以及版圖驗(yàn)證與后仿真,仿真結(jié)果
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- DDR2 SDRAM控制器物理層主從控制DLL的設(shè)計(jì).pdf
- pcie3.0物理層mac的電路設(shè)計(jì)
- HDMI接收端物理層電路設(shè)計(jì)與實(shí)現(xiàn).pdf
- 快速以太網(wǎng)物理層接收電路設(shè)計(jì).pdf
- DDR SDRAM接口設(shè)計(jì)與靜態(tài)時(shí)序分析.pdf
- usb2.0收發(fā)器物理層芯片電路設(shè)計(jì)
- 基于多階信號(hào)調(diào)制技術(shù)的高速SerDes物理層電路設(shè)計(jì)優(yōu)化.pdf
- usb2.0中物理層接口的設(shè)計(jì)
- sdram 與ddr
- 適用于DDR SDRAM和DDR2 SDRAM的控制器的設(shè)計(jì).pdf
- 一種IEEE1394總線物理層接口電路的驗(yàn)證.pdf
- 應(yīng)用于IEEE 1394B物理層的電壓調(diào)節(jié)器電路設(shè)計(jì).pdf
- IEEE 1394物理層鏈路接口的設(shè)計(jì)與驗(yàn)證.pdf
- DDRⅡ SDRAM控制器設(shè)計(jì)實(shí)現(xiàn).pdf
- JATG接口電路設(shè)計(jì).dwg
- JATG接口電路設(shè)計(jì).dwg
- JATG接口電路設(shè)計(jì).dwg
- JATG接口電路設(shè)計(jì).dwg
- JATG接口電路設(shè)計(jì).dwg
- 基于Spartan-3 FPGA的DDR2 SDRAM存儲(chǔ)器接口設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論