2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、現(xiàn)代電子產(chǎn)品隨著技術的迅速發(fā)展已呈現(xiàn)多樣化,在各類的電子產(chǎn)品中均追求著多功能、高性能、低功耗,而整個產(chǎn)品對其主存儲設備要求也是越來越高。DDR SDRAM(Double Data Rate SDRAM,雙倍數(shù)據(jù)率同步動態(tài)隨機存儲器)以其高速率、大容量和良好的兼容性在這些需求存儲設備的領域得到了相當廣泛的應用。針對不同的系統(tǒng)要求,在選擇器存儲單元時有不同的取舍,比如,高性能計算機,其要求高頻率以及高帶寬,這樣DDRⅡ或者DDRⅢ都是很不錯

2、的選擇,但是對嵌入式為系統(tǒng)而言,高性能就不是唯一的要求,其成本和穩(wěn)定性也必須考慮在其中,經(jīng)過綜合考慮還是選擇DDR SDRAM芯片,DDRⅢ成本太高,DDRⅡ?qū)﹄娐钒宓囊蠛芨?,即在制作能夠適用DDRⅡ的電路板的成本就比較高。所以就目前而言雖然DDRⅡ和DDRⅢ在性能方面有一定的優(yōu)勢,但以其高成本,人們在選擇嵌入式的存儲單元時還是傾向于DDR SDRAM。而DDR SDRAM和外設間需要一個橋梁,DDR SDRAM控制器正是起著這一重要

3、的作用,所以研究設計DDR SDRAM控制器的設計有著極其重要的價值和意義。
   本文首先介紹了DDR SDRAM存儲器的工作原理,在此基礎之上給出了DDRSDRAM的指令以及典型的操作時序;按照JEDEC工業(yè)標準給定的時序要求對DDRSDRAM進行了總體模塊的設計以及各小模塊的劃分,重點對DDR SDRAM的關鍵技術進行了詳細的分析;采用自項而下的設計方法,用Verilog HDL硬件描述語言進行控制器的實現(xiàn),最后用仿真工具

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論